日本电气株式会社专利技术

日本电气株式会社共有10121项专利

  • 发送端设备10具有用于保持上次发送的多个发送信号的存储器M↓[T],接收端设备20具有用于保持上次接收的多个接收信号的存储器M↓[R],从而由比较器C检查当前要发送的发送信号是否存在改变。发送单元103发送用于识别已改变信号的已改变部分...
  • 提供了一种LDPC编码方法,用于以高性能、高速度、高效地实现适合于移动通信的通信领域的纠错码编码器和解码器。用于利用变量节点和校验节点来表达代码的Tanner图被用于将各节点分类成多个类别。在重复解码中的概率传播计算中,对于要传播的对数...
  • 频率合成器能高速跳频工作而不使在锁相频条件下相位和频率稳定性劣化,也不使输出寄生特性劣化。输出范围控制电路将相频/电压转换电路的输出电压箝位在对应于输入信号的电压。相频/电压转换电路输出对应于从相频检测器输入的脉冲宽度的电压。低通滤波器...
  • 一种用于无线电传呼机的锁相环电路,其中用于将电压加到电荷泵电路上的电源中设有电源控制电路,该电路控制所利用的电压。
  • 在频率合成器中,第一和第二分频器根据周期的通电脉冲而启动。第一和第二分频器分别由压控振荡器和基准频率振荡器激励。检测第一和第二分频器输出之时差并将其转换成频率范畴的控制信号送到压控振荡器。由于时差被转换成频率范畴信号。一旦第一和第二分频...
  • -PLL频率合成器,包括:-A-D变换器,用于接收压控振荡器的频控电压,将其变换为数字信号并输出;一存储单元,存储数字信号的值;-D-A变换器,将该信号值变为模似信号并输出;一个控制单元,控制频控电压到A-D变换器的输入,控制存储单元的...
  • 在转换一电压控制振荡器输出信号的频率的情况下,一算术运算单元向一可变分频器输出一可使电压控制振荡器输出一在转换前和转换后频率之间具有预定频率范围的信号的频率约数并且随后当由通过一计数器和一寄存器所检测的电压控制振荡器的输出信号的频率达到...
  • 分频器输出a2送到DFF9的输入端,输入到分频器7的时钟a1由反相器11反相后送到DFF9的C输入端。分频器输出b2送到DFF10的D输入端,输入到分频器8的时钟b1由反相器12反相后送到DFF10的C输入端。DFF9的Q输出和DFF1...
  • 提供的一种锁相振荡电路,它使锁相振荡电路产生的输出时钟信号的相位波动减到最小。子波滤波器对输入参考信号10的相位波动和锁相振荡器20的输出时钟信号30执行子波转换操作,将相应波动分离成周期性相位波动成分和非周期性相位波动成分,并根据周期...
  • 本发明提供一种数据和时钟恢复锁相环电路,可从随机输入数据中提取时钟信号,包括一延迟单元,一数据转换检测单元,一相位比较单元,一充电泵,一滤波器单元,一压控振荡器以及一多路复用器单元。该电路运行稳定,无谐波锁定问题。
  • 一种由一负载晶体管(10c)、一输出节点(10g)和一加上电压控制信号(CTL3)的n沟道耗尽型场效应晶体管(10d)串联实现的电压-电流转换器;当电压控制信号(CTL3)为零时,n沟道耗尽型场效应晶体管(10d)流过相当于标准偏流(B...
  • 本发明提供一种时钟发生器,其可以以足够精确的步进选择输出时钟频率,而不需要比输出时钟频率更高的频率,给IC芯片带来高性能和低能耗,一个时钟发生器包括一个PLL电路(3,4,5和6),它通过对标准时钟信号进行频率倍乘产生输出时钟信号,一个...
  • 在一PLL电路中,有一相位比较器,用于检测在具有预定频率的一基准信号或有不规则时间间隔信号转变点的一复制信号与一要作比较的信号之间的相位差并输出一相位差错信号;一掩蔽电路,按照基准信号或复制信号、一来自相位比较器的相位差错信号的输出差、...
  • 在一锁相环电路中,包括一垂直同步分离电路;一个屏蔽电路;一个选择器;一个相位比较器;一个压控振荡器;一个计数器;一个解码器电路;一个屏蔽脉冲解码器。
  • 一种PLL用于由随机时间信号恢复具有稳定波动频带的标准时钟。该PLL包括:一接收计数器4-1;减法器4-3;用于计算接收计数器的当前计数值和前一计数值的差别时间的差别时间计算器;第一衰减器4-5;第二衰减器4-6;用于将第二衰减器的输出...
  • 一种带简单而有效的加速锁环电路的频率合成器,包括:一个压控振荡器;一个鉴相器,接收基频信号和获自压控振荡器输出端和一个滤波电路的反馈信号,所述滤波电路将鉴相器的输出端与压控振荡器的频控电压输入端连接起来,该滤波电路与基准电压连接;和一个...
  • 一种用于使输出信号在相位和频率上与参考信号保持一致的数字锁相环。一振荡器具有多个相互连接成环路的延迟元件。每个延迟元件具有由从控制器提供的数字控制信号集合中的一组控制的延迟。延迟元件的总延迟决定输出信号的频率。一相位比较器与震荡器连接以...
  • 一种过采样型时钟恢复电路,包括相位差检测部分、相位调节部分和信号选择部分。相位差检测部分检测在一个数据信号与多个有效的时钟信号组中的每一组之间的相位差,并应用多数确定原则产生一个相位调节信号。相位调节部分产生N组时钟信号,并根据相位调节...
  • 过采样型时钟恢复电路包括相位差确定部分(TIPD、DEC、CP、LPF)和相位调整部分(VCO、VD、FD)。相位差确定部分用多数决定法确定数据信号和多个时钟信号之间的相位差,以产生相位调整信号。相位调整部分根据相位调整信号多个时钟信号...
  • 公开一种装置,它至少具有:用来完成预定的处理操作的内部电路;诸如振荡电路的时钟发生电路,用来向内部电路提供时钟信号;以及其它电路。该装置具有时钟输出电路,用来接收测试方式信号并且根据该测试方式信号向输出端子输出时钟信号或者来自内部电路的...