南京胜跃新材料科技有限公司专利技术

南京胜跃新材料科技有限公司共有18项专利

  • 本实用新型提供一种可编程分频器,包括第一或非门、第一与非门、第二或非门、第0位分频模块、第1位分频模块、第2位分频模块和N个第3位分频模块。具有电路结构简单的优势,采用全数字电路设计,复用性强,面积开销低,且规模非常容易扩展;可编程实现...
  • 本发明涉及一种可编程超高速超前置数型分频器,包括第一或非门、第一与非门、第二或非门、第0位分频模块、第1位分频模块、第2位分频模块和N个第3位分频模块。本发明提供的可编程超高速超前置数型分频器,电路结构简单,采用全数字电路设计,复用性强...
  • 本发明涉及一种FPGA可编程逻辑资源的筛选测试方法,包括如下步骤:(1)可编程逻辑资源功能设计;(2)查找表测试输入向量设计;(3)RTL级代码仿真;(4)测试结果分析电路设计;(5)模块复制与输出逻辑设计。本发明提供的FPGA可编程逻...
  • 本发明涉及一种FPGA嵌入式乘法器的性能测试方法,包括如下步骤:(1)嵌入式乘法器IP核功能设计;(2)伪随机序列测试向量设计;(3)RTL级代码仿真;(4)测试结果分析电路设计;(5)模块复制与输出逻辑设计。本发明提供的FPGA嵌入式...
  • 本发明涉及一种FPGA嵌入式块存储器的性能测试方法,包括如下步骤:(1)嵌入式块存储器功能设计;(2)伪随机序列测试向量设计;(3)读写使能、读写地址与读写时钟设计;(4)RTL级行为仿真;(5)测试结果分析。本发明提供的FPGA嵌入式...
  • 本发明公开了一种含内生真菌种子萌发方法,其特征在于:包括下述步骤:(1)将含内生真菌的种子按照10~30粒每袋放入牛皮纸袋中,将牛皮纸袋放入3℃~6℃的暗环境中处理24h~48h;(2)将种子取出,室温环境中放置1d~3d;(3)将种子...
  • 本发明公开了一种植物茎秆内真菌菌丝生长测试方法,(1)取直径为10mm~50mm的玻璃管,并在玻璃管侧壁每隔3mm~5mm开设有通气孔,控制通气孔的直径在0.2mm以下;(2)将玻璃管底部用过滤网封住,过滤网的滤孔直径为0.2mm~0....
  • 本发明公开了一种植物病原真菌菌丝生长测试方法,(1)在培养皿底部倒入固体培养基;(2)向培养皿中倒入直径0.3mm~0.5mm的玻璃珠,控制玻璃珠层厚度为0.5cm~1.5cm;(3)向玻璃珠中滴入含有真菌菌丝的透明液体培养基,滴落点之...
  • 本实用新型提供一种VCO启动电路,包括VCO启动指示电路、VCO偏置产生电路和环形VCO电路,其中VCO启动指示电路的输出端EN连接VCO偏置产生电路的输入端EN,VCO启动指示电路的输出端INIT_ENB连接VCO偏置产生电路的输入端...
  • 本发明公开了一种真菌菌丝生长测试方法,(1)在培养皿倒入培养基,培养基厚度为0.3cm~0.5cm;(2)在培养基上方接种真菌菌丝;(3)向培养皿中倒入直径0.3mm~0.5mm的玻璃珠,控制玻璃珠层厚度为0.5cm~1.5cm;(4)...
  • 本发明公开了一种禾本科植物茎秆内真菌菌丝生长测试方法,(1)取直径为10mm~50mm的玻璃管,并在玻璃管侧壁每隔3mm~5mm开设有通气孔,控制通气孔的直径在0.2mm以下;(2)将玻璃管底部用过滤网封住,过滤网的滤孔直径为0.2mm...
  • 本发明公开了一种VCO启动电路,包括VCO启动指示电路、VCO偏置产生电路和环形VCO电路,其中VCO启动指示电路的输出端EN连接VCO偏置产生电路的输入端EN,VCO启动指示电路的输出端INIT_ENB连接VCO偏置产生电路的输入端I...
  • 本实用新型提供一种DDR4标准的输入接收器电路,包括第一晶体管MP1、第二晶体管MP2、第三晶体管MP3、第四晶体管MP4、第五晶体管MP5、第六晶体管MN1、第七晶体管MN2、第八晶体管MN3、第九晶体管MN4、第一反相器、第二反向器...
  • 本发明公开了一种占空比可调的高速电平移位器电路,包括第一晶体管MN1、第二晶体管MN2、第三晶体管LN1、第四晶体管LN2、第五晶体管N0、第六晶体管LP1、第七晶体管LP2、第八晶体管LP3、第九晶体管LP4、第十晶体管MP1、第十一...
  • 本实用新型的锁相环启动电路,包括或非门、第一与非门、第二与非门、自加计数器、第一反相器、第二反相器、第三反相器、第四反相器、第五反相器、传输门、第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管和第八晶体...
  • 本实用新型提供一种占空比可调的高速电平移位器,包括输入反相器、输出反相器、若干晶体管、锁存器、逻辑电路及占空比调节电路,晶体管的栅极分别接输入反相器的输入端和输出端,晶体管包括属于NMOS晶体管的第一晶体管MN1、第二晶体管MN2、第三...
  • 本发明提供一种锁相环启动电路,包括或非门、第一与非门、第二与非门、自加计数器、第一反相器、第二反相器、第三反相器、第四反相器、第五反相器、传输门、第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管和第八晶...
  • 本发明公开了一种DDR4标准的输入接收器电路,包括第一晶体管MP1、第二晶体管MP2、第三晶体管MP3、第四晶体管MP4、第五晶体管MP5、第六晶体管MN1、第七晶体管MN2、第八晶体管MN3、第九晶体管MN4、第一反相器、第二反向器、...
1