广州市粤港澳大湾区前沿创新技术研究院专利技术

广州市粤港澳大湾区前沿创新技术研究院共有10项专利

  • 本技术公开了一种PCIe Ri ser板,包括:卡板、以及设置在卡板上的PCIe交换芯片、金手指和第一插槽组;金手指用于与服务器主板插接;PCIe交换芯片设置在金手指和第一插槽组之间;金手指的第一输出端通过PCIe交换芯片与第一插槽组的...
  • 本发明提供了一种时钟门控实现方法及门控时钟电路,所述方法包括:获取每个触发器在当前时间周期的输出时钟信号;分别对每个触发器的数据输入信号和输出时钟信号进行异或处理,生成第一时钟信号;获取每个触发器的第一时钟信号进行或处理,生成第二时钟信...
  • 本申请提供一种集成电路时序违例修正方法
  • 本发明提供一种控制电路及存储器包括:使能模块生成对应的写使能信号
  • 本发明提供了一种多机数据传输方法
  • 本申请提供复用测试用例和验证环境的仿真验证系统、方法、终端及介质。本申请中所述仿真验证系统搭建有用于进行仿真验证的验证环境平台;所述验证环境平台包括:测试用例模块,用于为待测设计的功能验证提供一或多个测试用例;待测设计模块,与所述测试用...
  • 本发明提供了一种多机数据验签方法
  • 本发明公开了一种芯片降功耗的设计方法,具体包括以下步骤:S1、获取芯片的各个模组的各个模组使用率;S2、然后将芯片的各个模组划分不同电源域,各个电源域采用各自的电压供电;S3、并将低功耗控制器件显示在不同电源域之间;S4、更换低功耗模式...
  • 本发明公开了一种能降低出错概率的芯片设计方法,本发明涉及半导体设计技术领域。该能降低出错概率的芯片设计方法,通过S1、配置信息获取,S2、对比存储,S3、构建、转换,对所述芯片设计代码进行寄存器转换级仿真,获取与所述芯片设计代码相对应的...
  • 本发明公开了一种芯片集成设计方法及系统,涉及芯片设计技术领域,包括以下步骤:在子模块预定义编辑单元中定义芯片各个子模块的结构,该芯片集成设计方法,通过利用子模块测试单元能够在过程纠正发生的很多错误,并及时修改,降低时间和资金成本的投入,...
1