测试主板的屏蔽电路及其屏蔽方法技术

技术编号:9567999 阅读:127 留言:0更新日期:2014-01-15 23:29
本发明专利技术公开了一种测试主板的屏蔽电路及其屏蔽方法,用于测试内建显示芯片的主板,且显卡安插于主板的第一插槽。屏蔽电路包括电压输出单元及信号屏蔽单元。信号屏蔽单元耦接电压输出单元及显卡的电源就绪信号输出端,并且控制电源就绪信号输出端的电压为禁能电平,以使主板在软件重开机之后检测不到显卡。主板进行开机测试时,信号屏蔽单元电性连接显卡的电源就绪信号输出端,电压输出单元输出高电压电平且经第一期间后,电压输出单元输出低电压电平,且主板进行软件重开机。本发明专利技术通过信号屏蔽的方式使主板检测不到显卡,而不用拔除显卡,以便于测试内建显示芯片的主板。

【技术实现步骤摘要】
【专利摘要】本专利技术公开了一种,用于测试内建显示芯片的主板,且显卡安插于主板的第一插槽。屏蔽电路包括电压输出单元及信号屏蔽单元。信号屏蔽单元耦接电压输出单元及显卡的电源就绪信号输出端,并且控制电源就绪信号输出端的电压为禁能电平,以使主板在软件重开机之后检测不到显卡。主板进行开机测试时,信号屏蔽单元电性连接显卡的电源就绪信号输出端,电压输出单元输出高电压电平且经第一期间后,电压输出单元输出低电压电平,且主板进行软件重开机。本专利技术通过信号屏蔽的方式使主板检测不到显卡,而不用拔除显卡,以便于测试内建显示芯片的主板。【专利说明】
本专利技术涉及一种屏蔽电路及屏蔽方法,且特别涉及一种用于测试内建显示芯片的 主板的屏蔽电路及屏蔽方法。
技术介绍
随着科技的进步,电脑已经成为日常生活中不可或缺的科技产品,并且电脑中许 多的电子装置,如主板(mother board)、硬盘(hard disk)、光驱(Compact Disc-Read Only Memory)、软盘、显卡与外围装置都不断的进步与更新。在这些电子装置的设计或制造过程中,都会对这些电子装置进行测试,以测试所 设计或制造的电子装置是否符合规格,但是电脑中的部分电子装置需要配置其他电子装置 才能进行测试。以电脑所用的主板为例,为了测试插槽是否能正常运作,通常会将显卡安插 于主板后进行测试。然而,部分主板会内建显示芯片,在测试内建显示芯片时,则须将显卡 拔除。但上述插拔的动作会增加测试人员操作测试平台的步骤,因此会增加主板的测试时 间,并且测试的过程会因为进行显卡拔除而中断。
技术实现思路
本专利技术的目的在于提供一种用于测试主板的的屏蔽电路及屏蔽方法,可通过信号 屏蔽的方式使主板检测不到显卡,而不用拔除显卡,以便于测试内建显示芯片的主板。本专利技术提出一种屏蔽电路,用于测试内建显示芯片的主板,且显卡安插于主板的 第一插槽。屏蔽电路包括电压输出单兀及信号屏蔽单兀。电压输出单兀用于输出高电压电 平或低电压电平。信号屏蔽单元耦接电压输出单元及显卡的电源就绪信号输出端,电压输 出单元输出低电压电平时,信号屏蔽单元控制电源就绪信号输出端的电压为禁能电平,以 使主板在软件重开机之后检测不到显卡。主板进行开机测试时,信号屏蔽单元电性连接显 卡的电源就绪信号输出端,电压输出单元输出高电压电平且经第一期间后,电压输出单元 输出低电压电平,且主板进行软件重开机。在本专利技术的一实施例中,在电压输出单元输出低电压电平经第二期间后,信号屏 蔽单元浮接电源就绪信号输出端,使电源就绪信号输出端的电压恢复为致能电平。在本专利技术的一实施例中,信号屏蔽单元包括时间控制单元及电压控制单元。时间 控制单元耦接电压输出单元。在电压输出单元输出高电压电平经第一期间后输出第一时间 信号。在电压输出单兀输出低电压电平经第二期间后输出第二时间信号。电压控制单兀率禹 接电压输出单元及时间控制单元。在时间控制单元输出第一时间信号时,电压控制单元控 制电源就绪信号输出端的电压为禁能电平。在时间控制单元输出第二时间信号时,电压控 制单元浮接电源就绪信号输出端,以使电源就绪信号输出端的电压恢复为致能电平。在本专利技术的一实施例中,时间控制单元包含RC延迟电路,第一期间大于或等于RC 延迟电路充电至饱和状态所需的时间。在本专利技术的一实施例中,时间控制单元依据RC延迟电路放电的时间常数决定第二期间。在本专利技术的一实施例中,时间控制单元包含多个开关以设定RC延迟电路的阻抗 值,以决定第二期间。 在本专利技术的一实施例中,第二期间大于主板的装置检测期间。在本专利技术的一实施例中,电压输出单元默认输出低电压电平。在本专利技术的一实施例中,电压输出单兀包含通用输入输出端口以输出高电压电平 及低电压电平至信号屏蔽单元。在本专利技术的一实施例中,电压输出单元包含通用串行总线以耦接主板以接收第一 命令及第二命令,电压输出单元依据第一命令输出高电压电平,依据第二命令输出低电压 电平。在本专利技术的一实施例中,电压输出单元为配置于主板的控制芯片。在本专利技术的一实施例中,信号屏蔽单元为介面片形式且安插于主板的第二插槽, 信号屏蔽单元通过第一插槽与第二插槽共用的信号线耦接显卡的电源就绪信号输出端。在本专利技术的一实施例中,第一插槽及第二插槽为PC1-E介面。本专利技术还提出一种测试主板的屏蔽方法,用于测试内建显示芯片的主板,且显卡 安插于主板的插槽。屏蔽方法包括:信号屏蔽单元电性连接显卡的电源就绪信号输出端。 主板进行开机测试;电压输出单元输出高电压电平至信号屏蔽单元。电压输出单元输出低 电压电平,使信号屏蔽单元控制电源就绪信号输出端的电压为禁能电平。主板进行软件重 开机。在本专利技术的一实施例中,屏蔽方法还包括:在电压输出单元输出低电压电平经一 段期间后,信号屏蔽单元浮接电源就绪信号输出端,以使电源就绪信号输出端的电压恢复 为致能电平。本专利技术的有益效果在于,基于上述,本专利技术实施例的屏蔽电路及屏蔽方法,在测试 内建显示芯片的主板时,会拉低显卡的电源就绪信号输出端的电压,以使主板在软件重开 机后检测不到显卡而开启内建显示芯片。因此,在测试主板时可不须经过拔除显卡而使主 板能通过内建显示芯片进行显示,以避免增加测试过程的步骤,进而节省测试时间。为让本专利技术的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详 细说明如下。【专利附图】【附图说明】图1为依据本专利技术一实施例的屏蔽电路耦接显卡及主板的示意图;图2为图1依据本专利技术一实施例的屏蔽电路的运作时序图;图3为依据本专利技术一实施例的屏蔽方法的流程图。【具体实施方式】图1为依据本专利技术一实施例的屏蔽电路耦接显卡及主板的示意图。请参照图1,在 本实施例中,假设主板10配置有内建显示芯片,而显卡20为安插于主板10的PC1-E X16 插槽(即第一插槽)以耦接主板10。当显卡20安插于主板10的插槽上时,显卡20的电源 就绪信号输出端Trai的电压会为致能电平(例如为高电压电平),也即输出电源就绪信号至主板10,以告知主板10有插槽被使用,并且在检测到显卡20时,主板10会关闭内建显示芯 片。当屏蔽电路100耦接显卡20的电源就绪信号输出端Trai,在主板10在扫描插槽时,屏 蔽电路100控制电源就绪信号输出端Trai的电压为禁能电平,例如为低电压电平,使主板10 误以为插槽未被使用而检测不到显卡20,进而主板10会开启其内建显示芯片。因此,在内 建显示芯片的主板10上安插显卡20时,可不必拔除显卡20而使主板10开启其内建显示 芯片,以便于对主板10进行开机测试。进一步来说,屏蔽电路100包括电压输出单元110及信号屏蔽单元120。电压输 出单元110例如包含通用输入输出接口(GP10),以通过通用输入输出接口输出高电压电平 及低电压电平至信号屏蔽单元120。电压输出单元110可以为配置于主板10上且包含通 用输入输出接口的控制芯片(例如南桥或北桥)。或者,电压输出单元110可以为外接装置, 并且电压输出单元110例如包含通用串行总线(USB),以通过通用串行总线(USB)耦接主板 10以接收第一命令CMDl及第二命令CMD2。信号屏蔽单元120可以为介面片形式,并且安插于主板10的PC1-E Xl插槽(即第 二插槽)。在主板的PC1-本文档来自技高网...

【技术保护点】
一种屏蔽电路,用于测试内建显示芯片的主板,且显卡安插于所述主板的第一插槽,其特征是,所述屏蔽电路包括:电压输出单元,用于输出高电压电平或低电压电平;以及信号屏蔽单元,耦接所述电压输出单元及所述显卡的电源就绪信号输出端,所述电压输出单元输出所述低电压电平时,所述信号屏蔽单元控制所述电源就绪信号输出端的电压为禁能电平,以使所述主板在软件重开机之后检测不到所述显卡,其中,所述主板进行开机测试时,所述信号屏蔽单元电性连接所述显卡的所述电源就绪信号输出端,所述电压输出单元输出所述高电压电平且经第一期间后,所述电压输出单元输出所述低电压电平,且所述主板进行所述软件重开机。

【技术特征摘要】

【专利技术属性】
技术研发人员:温国顺蓝国嘉叶光清
申请(专利权)人:和硕联合科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1