The utility model belongs to the technical field of computer, a computer and a computer motherboard clock control circuit provides the computer motherboard processor and a plurality of peripheral devices electrically connected, the clock control circuit comprises a clock chip, a plurality of terminal serial clock chip correspond to the input end is connected with a plurality of peripheral devices the receiving end, the clock chip control terminal connected to the processor; when the computer starts, the processor clock control chip transmit clock signals of different frequencies respectively corresponding to the plurality of peripheral devices running. Thus only one clock chip can provide different frequency clock signal of a plurality of peripheral devices are needed, simplifies the computer system, improve the stability of the computer system, which solves the problems of passive and active crystal oscillator to cause interference leads to the instability problems of computer systems for other high-speed signal due to the existing clock control technology.
【技术实现步骤摘要】
一种计算机以及用于计算机主板的时钟控制电路
本技术属于计算机
,特别是涉及一种计算机以及用于计算机主板的时钟控制电路。
技术介绍
目前,国产的计算机主板中处理器(CPU,CentralProcessingUnit)的外围接口比较单一,主要是通过PCIE(PeripheralComponentInterconnectExpress,外设部件快速互联)总线连接外围器件,包括PCIE桥、SATA控制器,USB控制器、LPC(LinearPowerController,线性功率控制器)以及CPLD(ComplexProgrammableLogicDevice,复杂可编程逻辑器件),并通过CPLD对整台计算机的时序进行控制,上述的元器件都是统一集成在计算机主板上。由于上述外围器件的运行需要多种不同频率的时钟信号,而现有的时钟控制技术是采用产生单一频率的时钟芯片,外加有源晶振和无源晶振产生其它不同频率的时钟信号辅助实现,以满足PCIE桥、SATA控制器,USB控制器、LPC以及CPLD等外围器件对不同频率的时钟信号的要求。上述方案由于有源晶振和无源晶振的存在容易对其他高速信号造成干扰,从而造成计算机系统不稳定的问题。因此,现有的时钟控制技术中因存在有源晶振和无源晶振容易对其他高速信号造成干扰导致计算机系统不稳定的问题。
技术实现思路
本技术目的在于提供一种计算机以及用于计算机主板的时钟控制电路,旨在解决现有的时钟控制技术中因存在有源晶振和无源晶振容易对其他高速信号造成干扰导致计算机系统不稳定的问题。本技术实施例提供了一种用于计算机主板的时钟控制电路,计算机主板中的处理器 ...
【技术保护点】
一种用于计算机主板的时钟控制电路,计算机主板中的处理器与多个外围器件电性连接,其特征在于,所述时钟控制电路包括时钟芯片,所述时钟芯片的多个串口端分别一一对应连接所述多个外围器件的输入端,所述时钟芯片的接收端接所述处理器的控制端;当计算机启动时,所述处理器控制所述时钟芯片发送不同频率的时钟信号分别使对应的所述多个外围器件运行。
【技术特征摘要】
1.一种用于计算机主板的时钟控制电路,计算机主板中的处理器与多个外围器件电性连接,其特征在于,所述时钟控制电路包括时钟芯片,所述时钟芯片的多个串口端分别一一对应连接所述多个外围器件的输入端,所述时钟芯片的接收端接所述处理器的控制端;当计算机启动时,所述处理器控制所述时钟芯片发送不同频率的时钟信号分别使对应的所述多个外围器件运行。2.如权利要求1所述的时钟控制电路,其特征在于,所述时钟芯片的型号为IDT5P49V5908。3....
【专利技术属性】
技术研发人员:杨再松,张伟进,王飞舟,石明,林俊,
申请(专利权)人:深圳中电长城信息安全系统有限公司,
类型:新型
国别省市:广东,44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。