修复控制电路和使用修复控制电路的半导体集成电路制造技术

技术编号:9463692 阅读:88 留言:0更新日期:2013-12-19 01:25
本发明专利技术提供了一种能够减少测试时间的修复控制电路和使用修复控制电路的半导体集成电路。所述半导体集成电路包括:多个存储块,其中布置有多个字线;多个字线驱动器,所述多个字线驱动器响应于多个存储块选择信号而驱动多个字线中的一个或更多个;以及修复控制电路,所述修复控制电路通过将响应于剩余地址和所述多个存储块选择信号而产生的修复地址与外部地址进行比较来判定是否执行修复。

【技术实现步骤摘要】
【专利摘要】本专利技术提供了一种能够减少测试时间的修复控制电路和使用修复控制电路的半导体集成电路。所述半导体集成电路包括:多个存储块,其中布置有多个字线;多个字线驱动器,所述多个字线驱动器响应于多个存储块选择信号而驱动多个字线中的一个或更多个;以及修复控制电路,所述修复控制电路通过将响应于剩余地址和所述多个存储块选择信号而产生的修复地址与外部地址进行比较来判定是否执行修复。【专利说明】修复控制电路和使用修复控制电路的半导体集成电路相关申请的交叉引用本申请要求2012年5月30日向韩国知识产权局提交的申请号为10-2012-0057328的韩国专利申请的优先权,其全部内容通过引用合并于此。
本专利技术涉及一种半导体电路,更具体而言,涉及一种修复控制电路和使用修复控制电路的半导体集成电路。
技术介绍
如图1所示,现有技术中的半导体集成电路I包括多个单位存储块(在下文中被称为“MAT”),每个单位存储块设置有多个存储器单元、多个位线感测放大器BLSA、字线驱动器10和修复控制电路20。如图2所示,修复控制电路20包括修复地址发生单元21、比较单元22以及修复单元23。修复地址发生单元21响应于多个MAT选择信号MATSEL〈0:n>和存储体激活信号ActiveBK而产生修复列地址CRADDR〈0:n>。如果列地址CADDR〈0:n>和修复列地址CRADDR〈0:n>彼此相一致,则比较单元22激活修复信号REP。如果修复信号REP被激活,则修复单元23激活修复列选择信号RYi〈c>。作为在现有技术中用以减少测试时间的方法,同时激活多个字线以减少在读取命令之后的列存取时间tRCD并且减少在列存取之后的预充电时间tRTP。参见图1,已经使用了一种同时激活多个字线WL〈a>和WL〈b>的方法以减少用于测试的时间。然而,在修复已经产生缺陷的单元之后不能使用这种方法,原因如下。如果在执行修复之后激活多个字线WL〈a>和WL〈b>,则产生相对应的MAT选择信号MATSEL<0:n>o然后需要根据一个MAT选择信号MATSEL〈i>来产生与一个修复列地址CRADDR<0:n>相对应的修复列选择信号RYi。然而,由于同时产生了多个MAT选择信号,例如两个MAT选择信号MATSEL〈i,j>,所以同时激活了与不同的列地址相对应的列选择信号Yi〈a,b>,这导致产生列修复错误。不是激活正常的列选择信号而是激活了错误的修复列选择信号RYi,并且输出了与测试操作中所需要的数据不同的数据,这可能导致严重问题。因此,在修复之后不能使用现有技术中的通过将多个字线同时使能的测试方法,因而不能减少测试时间。
技术实现思路
本专利技术的一个实施例涉及一种能够减少测试时间的修复控制电路和使用修复控制电路的半导体集成电路。在本专利技术的一个实施例中,一种修复控制电路包括:选择信号发生单元,所述选择信号发生单元被配置成响应于剩余地址而产生选择信号;选择单元,所述选择单元被配置成响应于选择信号而选择性地输出用于选择与字线连接的多个存储块中的一个或更多个的多个存储块选择信号;以及修复地址发生单元,所述修复地址发生单元被配置成响应于选择单元的输出和选择信号而产生修复地址。在本专利技术的一个实施例中,一种半导体集成电路包括:多个存储块,其中布置有多个字线;多个字线驱动器,所述多个字线驱动器响应于多个存储块选择信号而驱动多个字线中的一个或更多个;以及修复控制电路,所述修复控制电路通过将响应于剩余地址和所述多个存储块选择信号而产生的修复地址和与外部地址进行比较而判定是否执行修复。根据本专利技术的实施例,即使在对已经产生缺陷的单元执行修复之后也可以执行同时激活多个字线的测试,因而可以减少测试时间。【专利附图】【附图说明】结合附图描述本专利技术的特点、方面和实施例,其中:图1是说明现有技术中的半导体集成电路的配置的框图,图2是说明图1中的修复控制电路的内部配置的框图,图3是说明根据本专利技术一个实施例的半导体集成电路的配置的框图,图4是说明图3中的修复控制电路的内部配置的框图,图5是说明图4中的选择信号发生单元的内部配置的电路图,图6是说明图4中的选择单元的内部配置的电路图,图7是说明图4中的修复地址发生单元的内部配置的电路图,图8是说明图4中的修复地址发生单元的内部配置的电路图,以及图9是说明根据本专利技术一个实施例的修复控制电路的操作的时序图。【具体实施方式】在下文中,将参照附图通过不同的实施例来详细地描述本专利技术。图3是说明根据本专利技术一个实施例的半导体集成电路100的配置的框图。如图3所示,根据本专利技术一个实施例的半导体集成电路100包括多个单位存储块(在下文中称为“MAT”),每个单位存储块设置有多个存储器单元、多个位线感测放大器BLSA、多个字线驱动器10以及多个修复控制电路200。多个单位存储块可以分成第一块110和第二块120。根据本专利技术一个实施例的半导体集成电路100即使在对已经产生缺陷的单元执行修复之后也可以利用同时激活多个字线WL〈a>和WL〈b>的方法来执行测试。图4是说明图3中的修复控制电路200的内部配置的框图。如图4所示,修复控制电路200包括选择信号发生单元210、修复地址发生单元230、比较单元240以及修复单元250。选择信号发生单元210被配置成响应于存储体激活信号ActiveBK和诸如剩余列地址CA〈12>的列地址而产生选择信号SIOSEL_L和SIOSELJL选择单元220被配置成响应于选择信号S10SEL_L和S10SEL_H而选择多个存储块选择信号(在下文中,称为“多个MAT选择信号,,)MATSEL<0: n/2~l>和MATSEL〈n/2: n>中的一个,并输出选中的信号作为最终的MAT选择信号MATINF〈0:n>。第一块110的MAT可以根据MATSEL〈0:n/2-l>被选中,第二块120的MAT可以根据 MATSEL〈n/2: n> 被选中。 修复地址发生单元230被配置成响应于最终的MAT选择信号MATINF〈0: n>、存储体激活信号ActiveBK以及选择信号S10SEL_L和S10SEL_H而产生修复列地址CRADDR〈0:n>。修复地址发生单元230可以分成第一块231和第二块232。比较单元240被配置成如果修复列地址CRADDR〈0:n>与列地址CADDR〈0:n>相一致则激活修复信号REP。修复单元250被配置成如果修复信号REP被激活则激活修复列选择信号RYi〈c>。图5是说明图4中的选择信号发生单元210的内部配置的电路图。如图5所示,选择信号发生单元210包括多个反相器和多个与非门。选择信号发生单元210对存储体激活信号ActiveBK和剩余列地址CA〈12>执行逻辑积以产生选择信号S10SEL_H,以及对存储体激活信号ActiveBK和反相的剩余列地址CA<12>执行逻辑积以产生选择信号S10SEL_L。图6是说明图4中的选择单元220的内部配置的电路图。如图6所示,选择单元220包括多个与非门和多个反相器。选本文档来自技高网
...
修复控制电路和使用修复控制电路的半导体集成电路

【技术保护点】
一种修复控制电路,包括:选择信号发生单元,所述选择信号发生单元被配置成响应于剩余地址而产生选择信号;选择单元,所述选择单元被配置成响应于所述选择信号而选择性地输出用于选择与字线连接的多个存储块中的一个或更多个的多个存储块选择信号;以及修复地址发生单元,所述修复地址发生单元被配置成响应于所述选择单元的输出和所述选择信号而产生修复地址。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:刘正宅
申请(专利权)人:爱思开海力士有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1