【技术实现步骤摘要】
本专利技术涉及显示
,尤其涉及一种移位寄存单元、栅极驱动装置及显示装置。
技术介绍
液晶显示器(liquidcrystal display, IXD)或有机发光二极管(OrganicLight-Emitting Diode, OLED)具有低福射、体积小及低耗能等优点,已逐渐取代传统的阴极射线管显示器(cathode ray tube display, CRT),因而被广泛地应用在笔记本电脑、个人数字助理(personal digital assistant,PDA)、平面电视,或移动电话等信息产品上。传统液晶显示器的方式是利用外部驱动芯片来驱动面板上的芯片以显示图像,但为了减少元件数目并降低制造成本,近年来逐渐发展成将驱动电路结构直接制作于显示面板上,例如采用将栅极驱动电路(gate driver)整合于液晶面板(gate on array, G0A)的技术。目前,常用的移位寄存单元如图1所示,包括晶体管Tl、晶体管T2、晶体管T3,电容Cl和下拉电路11 ; 假设图1所示的移位寄存单元为第N级移位寄存单元,则晶体管Tl的栅极接收第N-1级移位寄存单元的输出的信号,晶体管Tl的源极接收VDD信号,晶体管Tl的漏极连接晶体管Τ2的栅极,晶体管Τ2的源极接收时钟信号CLK,晶体管Τ2的漏极为第N级移位寄存单元的输出端,电容Cl的一端连接晶体管Τ2的栅极,电容Cl的另一端连接晶体管Τ2的漏极,晶体管Τ3的源极连接晶体管Τ2的栅极,晶体管Τ3的栅极接收第Ν+1级移位寄存单元的输出的信号,晶体管Τ3的漏极接收VSS信号,下拉电路分别连接晶体管Τ2的栅极和晶 ...
【技术保护点】
一种移位寄存单元,其特征在于,包括驱动模块和输出模块;所述驱动模块和所述输出模块相连;其中,所述驱动模块和所述输出模块相连的连接点为上拉结点;所述驱动模块,用于在正向选择信号为第一电平信号且正向扫描信号为第一电平信号时,控制上拉结点的信号为第一电平信号,在正向选择信号由第一电平信号变为第二电平信号且正向扫描信号为第一电平信号时,控制上拉结点的信号为第一电平信号;并在正向扫描信号为第一电平信号且反向选择信号为第一电平信号时,控制上拉结点的信号为第二电平信号;以及在反向选择信号为第一电平信号且反向扫描信号为第一电平信号时,控制上拉结点的信号为第一电平信号,并在反向选择信号由第一电平信号变为第二电平信号且反向扫描信号为第一电平信号时,控制上拉结点的信号为第一电平信号;并在反向扫描信号为第一电平信号且正向选择信号为第一电平信号时,控制上拉结点的信号为第二电平信号;输出模块,用于在上拉结点的信号为第一电平信号时,将接收到的时钟信号从所述移位寄存单元的输出端输出,并在上拉结点的信号为第二电平信号时,控制所述移位寄存单元的输出端停止输出接收到的时钟信号;所述正向选择信号为所述移位寄存单元的前一级移位 ...
【技术特征摘要】
1.一种移位寄存单元,其特征在于,包括驱动模块和输出模块;所述驱动模块和所述输出模块相连;其中,所述驱动模块和所述输出模块相连的连接点为上拉结点; 所述驱动模块,用于在正向选择信号为第一电平信号且正向扫描信号为第一电平信号时,控制上拉结点的信号为第一电平信号,在正向选择信号由第一电平信号变为第二电平信号且正向扫描信号为第一电平信号时,控制上拉结点的信号为第一电平信号;并在正向扫描信号为第一电平信号且反向选择信号为第一电平信号时,控制上拉结点的信号为第二电平信号;以及在反向选择信号为第一电平信号且反向扫描信号为第一电平信号时,控制上拉结点的信号为第一电平信号,并在反向选择信号由第一电平信号变为第二电平信号且反向扫描信号为第一电平信号时,控制上拉结点的信号为第一电平信号;并在反向扫描信号为第一电平信号且正向选择信号为第一电平信号时,控制上拉结点的信号为第二电平信号; 输出模块,用于在上拉结点的信号为第一电平信号时,将接收到的时钟信号从所述移位寄存单元的输出端输出,并在上拉结点的信号为第二电平信号时,控制所述移位寄存单元的输出端停止输出接收到的时钟信号; 所述正向选择信号为所述移位寄存单元的前一级移位寄存单元的输出端输出的信号,所述反向选择信号为所述移位寄存单元的后一级移位寄存单元的输出端输出的信号。2.如权利要求1所 述的移位寄存单元,其特征在于,所述驱动模块包括第一晶体管和第二晶体管; 第一晶体管的第一极接收正向扫描信号,第一晶体管的栅极接收正向选择信号,第一晶体管的第二极连接上拉结点;第二晶体管的第一极接收反向扫描信号,第二晶体管的栅极接收反向选择信号,第二晶体管的第二极连接上拉结点; 第一晶体管用于在正向选择信号为第一电平信号时开启,并在正向选择信号为第二电平信号时关断; 第二晶体管用于在反向选择信号为第一电平信号时开启,并在反向选择信号为第二电平号时关断。3.如权利要求1所述的移位寄存单元,其特征在于,所述输出模块包括第三晶体管和第一电容; 所述第三晶体管的第一极接收时钟信号,所述第三晶体管的栅极连接上拉结点,所述第三晶体管的第二极连接所述移位寄存单元的输出端;所述第一电容的一端连接上拉结点,所述第一电容的另一端连接所述第三晶体管M3的第二极; 第三晶体管用于,在上拉结点的信号为第一电平信号时开启,并在上拉结点的信号为第二电平信号时关断。4.如权利要求1所述的移位寄存单元,其特征在于,所述移位寄存单元还包括第一下拉模块; 所述第一下拉模块分别连接上拉结点和所述移位寄存单元的输出端,所述第一下拉模块连接第二电平信号输入端; 所述第一下拉模块用于,在接收到的下拉信号为第一电平信号且上拉结点的信号为第二电平信号时,控制上拉结点和所述移位寄存单元的输出端均连接第二电平信号输入端;并在上拉结点的信号为第一电平信号时,控制上拉结点和所述移位寄存单元的输出端均与第二电平信号输入端断开; 其中,所述下拉信号为正向扫描信号和反向扫描信号中的第一电平信号,或者为时钟信号。5.如权利要求4所述的移位寄存单元,其特征在于,所述第一下拉模块包括第一下拉驱动单元和第一下拉单元; 所述第一下拉驱动单元分别连接上拉结点、第二电平信号输入端和第一下拉单元,所述第一下拉单元分别连接上拉结点、所述移位寄存单元的输出端和第二电平信号输入端; 所述第一下拉驱动单元用于,在接收到的下拉信号为第一电平信号且上拉结点的信号为第二电平信号时,向第一下拉单元输出第一电平信号;并在上拉结点的信号为第一电平信号时,向第一下拉单元输出第二电平信号; 所述第一下拉单元用于,在接收到所述第一下拉驱动单元输出的第一电平信号时,将上拉结点和所述移位寄存单元 的输出端分别与第二电平信号输入端接通;并在接收到所述第一下拉驱动单元输出的第二电平信号时,将上拉结点和所述移位寄存单元的输出端分别与第二电平信号输入端断开。6.如权利要求5所述的移位寄存单元,其特征在于,所述第一下拉单元包括第四晶体管和第五晶体管; 第四晶体管的第一极连接上拉结点,第四晶体管的栅极接收第一下拉驱动单元输出的信号,第四晶体管的第二极连接第二电平信号输入端;第五晶体管的第一极连接所述移位寄存单元的输出端,第五晶体管的栅极接收第一下拉驱动单元输出的信号,第五晶体管的第二极连接第二电平信号输入端; 第四晶体管用于,在接收到第一下拉驱动单元输出的第一电平信号时开启,并在接收到第一下拉驱动单元输出的第二电平信号时关断; 第五晶体管用于,在接收到第一下拉驱动单元输出的第一电平信号时开启,并在接收到第一下拉驱动单元输出的第二电平信号时关断。7.如权利要求5所述的移位寄存单元,其特征在于,所述第一下拉驱动单元接收到的下拉信号为正向扫描信号和反向扫描信号中的第一电平信号,所述第一下拉驱动单元包括第六晶体管、第七晶体管和第八晶体管; 第六晶体管的第一极接收正向扫描信号,第六晶体管的栅极接收正向扫描信号,第六晶体管的第二极向第一下拉单元输出信号;第七晶体管的第一极接收反向扫描信号,第七晶体管的栅极接收反向扫描信号,第七晶体管的第二极连接第六晶体管的第二极;第八晶体管的第一极连接第六晶体管的第二极,第八晶体管的栅极连接上拉结点,第八晶体管的第二极连接第二电平信号输入端; 第六晶体管用于,在正向扫描信号为第一电平信号时开启,并在正向扫描信号为第二电平信号时关断; 第七晶体管用于,在反向扫描信号为第一电平信号时开启,并在反向扫描信号为第二电平信号时关断; 第八晶体管用于,在上拉结点的信号为第一电平信号时开启,并在上拉结点的信号为第二电平信号时关断。8.如权利要求5所述的移位寄存单元,其特征在于,所述第一下拉驱动单元接收到的下拉信号为时钟信号,所述第一下拉驱动单元包括第九晶体管、第十晶体管和第十一晶体管; 第九晶体管的第一极接收时钟信号,第九晶体管的栅极接收时钟信号,第九晶体管的第二极向第一下拉单元输出信号;第十晶体管的第一极接收时钟信号,第十晶体管的栅极连接第九晶体管的第二极,第十晶体管的第二极连接第九晶体管的第二极;第十一晶体管的第一极连接第九晶体管的第二极,第十一晶体管的栅...
【专利技术属性】
技术研发人员:杨飞,
申请(专利权)人:京东方科技集团股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。