【技术实现步骤摘要】
本专利技术涉及芯片
,尤其涉及一种降低芯片功耗的方法和装置。
技术介绍
低碳环保成为国际主题的今天,如何降低芯片功耗成为芯片开发中面临的重要课题,在同类芯片中,功耗更低的芯片更具有竞争力。芯片的路由总负载不高时,可以通过降低芯片的频率来降低整个芯片的功耗。但是芯片的路由总负载不高并不代表着每个芯片通道(Channel)的负载都不高,可能这时候某些芯片通道对性能的要求还很高,因此在降低功耗的同时,又保证各个芯片通道的带宽成为网络芯片需要解决的问题。现有技术中,采用降低芯片的工作频率的方式来降低芯片功耗,但是这种方式不能对芯片的单通道进行限速,这样就会影响芯片的单通道用户的带宽,进一步改进是通过手动调节芯片的单通道的限速参数,来保证单通道用户的带宽,这样能够达到既降低芯片功耗,又不影响各个单通道的用户带宽的目的。但是现有技术中的这种改进还有如下缺点:一、及时性差。调整芯片工作频率和单通道限速参数的时间间隔比较大,可能导致单通道在某段时间内性能变低,导致丢包;二、需要用户额外做一些工作。例如采样芯片输入/输出接口的负载信息,然后根据负载信息调整芯片单通道的限速参 ...
【技术保护点】
一种降低芯片功耗的方法,其特征在于,包括:监测芯片的输入接口、输出接口和芯片的内部总线的实时负载情况,采集负载监测信息;根据所述负载监测信息调整芯片工作频率;根据当前的所述芯片工作频率对芯片的各个通道的信息传输速率进行限速。
【技术特征摘要】
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。