一种像素电路及显示装置制造方法及图纸

技术编号:8387554 阅读:143 留言:0更新日期:2013-03-07 08:13
本发明专利技术实施例提供了一种像素电路及显示装置,用以提高显示装置显示区域图像亮度的均匀性。所述像素电路包括:包括:充电子电路、驱动子电路,以及发光控制子电路;所述驱动子电路包括:参考信号源、第一开关晶体管、驱动晶体管、电容,以及发光器件;其中,所述驱动晶体管的栅极与电容的第一端相连,源极与参考信号源的输出端相连,漏极与所述发光控制子电路的第一端相连;所述第一开关晶体管的漏极与参考信号源的输出端相连,源极与电容的第二端相连以及与发光控制子电路的第二端相连,栅极与发光控制子电路的第三端相连;所述发光器件与发光控制子电路的第一端相连;所述充电子电路与电容的第一端相连。

【技术实现步骤摘要】

本专利技术涉及有机发光
,尤其涉及一种像素电路及显示装置
技术介绍
有机发光二极管(Organic Light Emitting Diode, OLED)显示器因具有功耗低、亮度高、成本低、视角广,以及响应速度快等优点,备受关注,在有机发光
得到了广泛的应用。OLED显示器中,存在以下不可避免的问题。首先,背板上用于实现图像显示的每一个晶体管由于在制作过程中存在结构上的不均匀性,以及电学性能和稳定性方面的不均匀性,导致晶体管的阈值电压Vth发生了漂移。其次,晶体管在长时间导通的情况下会造成稳·定性下降。另外,随着OLED尺寸大型化的发展,相应地信号线上的负载变大,导致在信号线上出现电压衰减,比如工作电压Vdd发生改变。使用现有用于驱动OLED发光的像素电路的结构驱动OLED工作时,流过OLED的电流与驱动晶体管的阈值电压Vth、驱动晶体管的稳定性、参考电压Vdd中的其中之一或其中多个因素有关。当为每一个像素施加相同的驱动信号,背板显示区域流过每个OLED的电流不相等,导致背板上的电流不均匀,从而导致图像亮度不均匀。
技术实现思路
本专利技术实施例提供一种像素电路及显示装置,用以提高显示装置显示区域图像亮度的均匀性。本专利技术实施例提供的像素电路,包括充电子电路、驱动子电路,以及发光控制子电路;所述驱动子电路包括参考信号源、第一开关晶体管、驱动晶体管、电容,以及发光器件;其中,所述驱动晶体管的栅极与电容的第一端相连,源极与参考信号源的输出端相连,漏极与所述发光控制子电路的第一端相连;所述第一开关晶体管的漏极与参考信号源的输出端相连,源极与电容的第二端相连以及与发光控制子电路的第二端相连,栅极与发光控制子电路的第三端相连;所述发光器件与发光控制子电路的第一端相连;所述充电子电路与电容的第一端相连;所述充电子电路在数据信号源和门信号源的控制下为所述电容充电;所述发光控制子电路在发光信号源的控制下,电容放电,驱动发光器件发光。优选地,所述充电子电路包括数据信号源、门信号源,以及第二开关晶体管;第二开关晶体管的漏极与数据信号源的输出端相连,源极与电容的第一端相连,栅极与门信号源的输出端相连;所述门信号源用于控制第二开关晶体管导通,所述数据信号源为所述电容充电。优选地,所述发光控制子电路包括发光信号源、第三开关晶体管和/或第四开关晶体管;第三开关晶体管的源极与驱动晶体管的漏极相连,漏极与发光器件的正极相连,栅极与发光信号源的输出端相连;第四开关晶体管的源极电容的第二端相连,漏极与第一开关晶体管的栅极相连,栅极与发光信号源的输出端相连;所述发光信号源用于控制第三开关晶体管和第四开关晶体管导通,从而控制与第三开关晶体管和第四开关晶体管相连的驱动子电路导通。进一步地,所述像素电路还包括复位子电路,该复位子电路包括第五开关晶体管; 所述第五开关晶体管的源极与待复位到某一参考复位电压的电压源相连,漏极与电容的第二端相连,栅极与门信号源的输出端相连;进一步地,所述待复位到参考复位电压的电压源为参考信号源或一恒定电压源;当待复位到参考复位电压的电压源为参考信号源时,将电容的第二端复位至GND。进一步地,当所述驱动晶体管为P型晶体管时,所述发光器件的正极与发光控制子电路的第一端相连;当所述驱动晶体管为n型晶体管,所述发光器件的负极与发光控制子电路的第一端相连。 本专利技术实施例提供的显示装置,包括所述像素电路。本专利技术实施例提供一种像素电路,包括充电子电路、驱动子电路,以及发光控制子电路;充电子电路导通时,将数据信号对应的电压Vdata加载到电容的第一端,为电容充电;当发光控制子电路导通时,将与发光控制子电路相连的驱动子电路导通,电容放电,驱动发光器件发光。驱动发光器件发光的电压仅与Vdata有关,与像素的阈值电压Vth和参考电压无关,不存在Vth和参考电压对发光器件电流的影响,不同像素输入相同数据信号时,得到的图像的亮度相同,提高了显示装置显示区域图像亮度的均匀性。附图说明图I为本专利技术实施例提供的像素电路结构示意图;图2为本专利技术实施例提供的像素电路具体结构示意图;图3为本专利技术实施例提供的具有复位功能的像素电路结构示意图;图4为本专利技术实施例提供的与图3所示的像素电路对应的像素电路工作时序图;图5为本专利技术实施例提供的另一种像素电路具体结构示意图;图6为本专利技术实施例提供的具有复位功能的像素电路结构示意图;图7为本专利技术实施例提供的与图6所示像素电路对应的像素电路工作时序图。具体实施例方式本专利技术实施例提供的一种像素电路及显示装置,用以提高显示装置显示区域图像亮度的均匀性。本专利技术实施例像素电路中的驱动晶体管可以是薄膜晶体管(ThinFilmTransistor, TFT)也可以是金属氧化物半导体场效应管(Metal OxidSemiconductor,M0S)。所述驱动晶体管可以是n型晶体管也可以是p型晶体管。本专利技术实施例所述的发光器件可以是有机发光二极管0LED。像素电路在发光阶段,驱动子电路导通,发光器件在n型驱动晶体管或p型驱动晶体管漏电流的作用下,实现发光显示。本专利技术实施例提供的像素电路可以保证在发光阶段驱动OLED发光的驱动电压(与所述驱动晶体管漏电流对应的电压)的变量仅与数据信号源提供的电压Vdata有关,与参考电压源提供的参考电压VDD、VSS,以及驱动晶体管的阈值电 压Vth无关。即使显示装置的背板在生产时存在驱动晶体管不均匀或稳定性下降或信号线上的负荷较重的问题,都不会影响显示区域电流的均匀性,从而提高了显示装置显示区域图像亮度的均匀性。下面通过附图具体说明本专利技术实施例提供的技术方案。参见图I,本专利技术实施例提供的像素电路包括充电子电路I、驱动子电路2,以及发光控制子电路3 ;驱动子电路2包括参考信号源21、第一开关晶体管Tl、驱动晶体管T0、电容Cl,以及发光器件Dl ;其中,驱动晶体管TO的栅极与电容Cl的第一端(图I中所示的A端)相连,源极与参考信号源21的输出端相连,漏极与发光控制子电路3的第一端(图I中所示的C端)相连;第一开关晶体管Tl的漏极与参考信号源21的输出端相连,源极与电容Cl的第二端(图I中所示的B端)相连以及与发光控制子电路3的第二端相连(图I中所示的D端),栅极与发光控制子电路3的第三端(图I中所示的E端)相连;发光器件Dl与发光控制子电路3的第四端F相连;充电子电路I与电容Cl的第一端A相连;充电子电路I在数据信号源11和门信号源12的控制下为电容Cl充电,发光控制子电路3在发光信号源31的控制下,电容Cl放电,驱动发光器件Dl发光。其中,各晶体管的三个极中,图I中带箭头的一端为漏极。具体地,所述像素电路的工作原理简述如下在像素电路处于数据信号写入阶段,发光控制子电路3关闭(即与像素电路处于断路状态),驱动子电路2处于断路状态,充电子电路I输出与数据信号对应的电压Vdata,力口载到电容Cl的A端,为电容Cl充电。在像素电路处于发光阶段,发光控制子电路3导通,控制驱动子电路2导通,参考信号源21的一端输出参考电压VDD,该参考电压加载到驱动晶体管TO的源极,驱动晶体管TO根据加载到源极的参考电压Vdd以及电容Cl放电对应的电压导通,驱动发光器件Dl发光。所述驱动晶体管TO可以是p型晶体管本文档来自技高网...

【技术保护点】
一种像素电路,其特征在于,包括:充电子电路、驱动子电路,以及发光控制子电路;所述驱动子电路包括:参考信号源、第一开关晶体管、驱动晶体管、电容,以及发光器件;其中,所述驱动晶体管的栅极与电容的第一端相连,源极与参考信号源的输出端相连,漏极与所述发光控制子电路的第一端相连;所述第一开关晶体管的漏极与参考信号源的输出端相连,源极与电容的第二端相连以及与发光控制子电路的第二端相连,栅极与发光控制子电路的第三端相连;所述发光器件与发光控制子电路的第一端相连;所述充电子电路与电容的第一端相连;所述充电子电路在数据信号源和门信号源的控制下为所述电容充电;所述发光控制子电路在发光信号源的控制下,所述电容放电,驱动发光器件发光。

【技术特征摘要】

【专利技术属性】
技术研发人员:马占洁
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1