【技术实现步骤摘要】
本专利技术涉及一种时钟生成系统,用于以第一时钟频率生成第一时钟信号并以与所述第一时钟频率成预定比例的第二时钟频率生成第二时钟信号,所述系统包括-时钟信号发生器,提供第一时钟信号;分频器装置,具有至少一个分频器,以用于将第一时钟频率除以第一整数以产生第一辅助信号并将第二时钟频率除以第二整数以产生第二辅助信号;-相位/周期比较器,其用于通过比较第一和第二辅助信号生成误差信号;以及-压控振荡器,根据所述误差信号来控制以生成所述第二时钟信号。
技术介绍
EP 2 207 263 Al示出了这样的系统,其用于以与第一时钟信号略微不同的频率 比生成两个所述第二时钟信号,以便第二时钟信号具有略微不同的频率。如果适当选择整数除数(integer divisors),则单个这样的系统可用于生成具有所需的与第一时钟信号略微不同的频率的第二时钟信号。在已知的系统中,在第一和第二时钟信号到达相位/周期比较器之前,通过不同电路部分处理所述第一和第二时钟信号。因此,不同电路部分之间的任何不匹配,诸如由于制造公差、热偏移或老化引起的不同的传播时延或偏移电压,可能会导致第一和第二时钟信号之间不 ...
【技术保护点】
一种时钟生成系统,用于以第一时钟频率(f1)生成第一时钟信号(CLK1)并以与所述第一时钟频率(f1)成预定比例(M/N)的第二时钟频率(f2)生成第二时钟信号(CLK2),所述系统包括:?时钟信号发生器(1),提供所述第一时钟信号(CLK1);?分频器装置(3),具有至少一个分频器(4;41,42)以用于将所述第一时钟频率(f1)除以第一整数(N)以产生第一辅助信号(CLK11),并将所述第二时钟信号(CLK2)除以第二整数(M)以产生第二辅助信号(CLK21);?相位/周期比较器(5),用于通过比较所述第一和第二辅助信号(CLK11,CLK21)生成误差信号(ERR); ...
【技术特征摘要】
2011.04.13 EP 111622841.一种时钟生成系统,用于以第一时钟频率(fl)生成第一时钟信号(CLKl)并以与所述第一时钟频率(Π)成预定比例(M/N)的第二时钟频率(f2)生成第二时钟信号(CLK2),所述系统包括 -时钟信号发生器(I),提供所述第一时钟信号(CLKl); -分频器装置(3),具有至少一个分频器(4;41,42)以用于将所述第一时钟频率(fl)除以第一整数(N)以产生第一辅助信号(CLKll),并将所述第二时钟信号(CLK2)除以第二整数(M)以产生第二辅助信号(CLK21); -相位/周期比较器(5),用于通过比较所述第一和第二辅助信号(CLK11,CLK21)生成误差信号(ERR);以及 -压控振荡器¢),根据所述误差信号(ERR)来控制以生成所述第二时钟信号(CLK2); 其中,所述系统还包括 -开关(2 ;21),用于交替地将所述第一和第二时钟信号(CLK1,CLK2)中的一个信号切 换到单个分频器(4)或用于交替地将所述第一和第二时钟信号(CLK1,CLK2)中的一个信号切换到两个分频器(41,42)中...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。