当前位置: 首页 > 专利查询>索泰克公司专利>正文

形成绝缘体上Ⅲ/Ⅴ族上锗结构的方法技术

技术编号:7846820 阅读:211 留言:0更新日期:2012-10-13 04:14
一种形成绝缘体上III/V族上锗结构的方法。本发明专利技术涉及形成绝缘体上半导体结构(10)的方法,所述绝缘体上半导体结构(10)包括III/V族材料的半导体层(3),其特征在于,该方法包括以下步骤:(a)在施主基板(1)上生长松弛锗层(2);(b)在锗层(2)上生长至少一个III/V族材料层(3);(c)在松弛锗层(2)中形成解理面(6);(d)将施主基板(1)的解理部分转移到支撑基板(4),该解理部分是施主基板(1)在解理面(6)处解理的、包括至少一个III/V族材料层(3)的部分。本发明专利技术还涉及绝缘体上III/V族上锗结构、NFET晶体管、制造NFET晶体管的方法、PFET晶体管和制造PFET晶体管的方法。

【技术实现步骤摘要】

本专利技术涉及实现高迁移率沟道晶体管的形成的绝缘体上半导体(SeOI)结构的领域。更具体地说,本专利技术涉及制造这样的结构的改进方法。
技术介绍
在过去四十年中,微电子技术能够缩小其基本元件(即,晶体管)的尺寸并因而增加电路中的晶体管的密度,以及提高每个晶体管的性能。已发现该增加遵循非常熟知的称为“摩尔定律”的指数曲线。对于该曲线的第一部分,性能增加直接得自晶体管的尺寸的减小,但在最近的十年,高性能的基于硅的CMOS(“互补金属氧化物半导体”)技术已经严重依赖于晶体管级别的材料创新以维持每一代的性能趋势。·材料创新的一个方面是增加硅晶体中的应力以提高载流子迁移率并因而达到高的电流密度,这直接导致电路的更高性能。对于最近的几代,这方面已经到达其极限,因此现在难以设想继续施加更多应力或者即使施加更多应力迁移率增加也已经饱和。然而,仍然存在通过载流子迁移率增益获得更多性能的需要。场效应型晶体管依赖于电场来控制半导体材料中的一种类型的电荷载流子的沟道的形状以及因此控制其传导率。期望新的高迁移率材料代替这样的晶体管的沟道中的硅。对于NFET( “N型场效应晶体管”)研究最多的高迁移率材料是III/V族材料,并且具体地说是GaAs和InGaAs。对于PFET ( “P型场效应晶体管”)通常预期纯Ge或SiGe合金。然而,制造包括这样的新材料的结构,特别是绝缘体上半导体(SeOI)结构仍然存在问题。SeOI结构包括埋入的绝缘层上的一个或多个半导体材料的薄层,其覆盖一般由硅制成的支撑基板。但是,一边上的硅和在另一边上的GaAs或InGaAs是具有不能容易匹配的非常不同的晶格参数的晶体材料。因此在硅基板上生长的InGaAs的层呈现极大地降低性能的晶体缺陷、错配和位错,除非从硅基板上生长很厚的缓冲层以缓和晶格参数的大的差异,这是耗时并且昂贵的。存在更兼容的支撑基板,例如由GaAs或InP制成的支撑基板,但是这样的替代基板是昂贵的,并具有受限的直径(相比于300毫米的硅晶圆,InP晶圆能达到150毫米)。所有这些方案不适于高产率的微电子制造。而且,从硅到高迁移率材料转换表示具有用于N和P-FET的两种不同的SeOI结构,而硅能实现二者。最后,形成具有注入的源极和漏极的传统III/V族晶体管存在另一主要的障碍。确切地说,晶体管需要三个电极,其中的两个是与FET中的半导体材料的连接点(在源极和漏极处)。但是,由于不可能修复的掺杂注入缺陷,与III/V族材料的金属接触呈现高电阻,这也降低了性能。出于所有这些原因,随着时间推移,硅仍是优选的材料。因此,需要形成实现具有低接入电阻源极和漏极接触的III/V族高迁移率沟道晶体管的高产率制造的SeOI结构的方法。
技术实现思路
出于这些目的,本专利技术提供一种形成包括III/V族材料的半导体层的绝缘体上半导体结构的方法,其特征在于,该方法包括以下步骤(a)在施主基板上生长松弛锗层;(b)在锗层上生长至少一个III/V族材料层;(c)在松弛锗层中形成解理面;(d)将施主基板的解理部分转移到支撑基板,解理部分是施主基板在解理面处解理的、包括所述至少一个III/V族材料层的部分。 由于该结构由硅支撑基板实现,因此能够制造产业级的300毫米晶圆。高产量、低成本生产是可能的。此外,Ge层能够用于形成低电阻接触,因为已知Ge-111/V族异质结是非肖特基类型(在结处没有出现势垒)。源极和漏极然后被注入Ge层中。本专利技术的优选的非限制特征如下 III/V 族材料是 InGaAs ; 施主基板由硅制成; 生长松弛锗层的步骤(a)包括在施主基板上生长晶格适应的锗化硅缓冲层的前子步骤(al),松弛锗层生长在锗化硅缓冲层上; 在松弛锗层中形成解理面的步骤(C)包括在至少一个III/V族材料层上和/或在支撑基板上形成绝缘层的前子步骤(Cl); 形成绝缘层的步骤(Cl)包括对支撑基板进行热氧化; 形成绝缘层的步骤(Cl)包括在至少一个III/V族材料层上沉积氧化物层; 在锗层上生长至少一个III/V族材料层的步骤(b)包括在至少一个III/V族材料层上形成薄硅层的后子步骤(bl); 支撑基板是包括绝缘层的绝缘体上硅结构。在第二方面中,本专利技术提供一种绝缘体上III/V族上Ge (Ge on III/V-On-Insulator)结构,该结构包括支撑基板、绝缘层、在绝缘层上的至少一个III/V族材料层、在至少一个III/V族材料层上的锗层。此外,根据本专利技术形成的绝缘体上III/V族上Ge结构实现NFET和PFET晶体管的制造。在第三方面中,本专利技术提供一种以根据本专利技术第二方面的绝缘体上III/V族上Ge结构形成的NFET晶体管,该NFET晶体管包括在锗层中向下直到III/V族材料层的腔室中的栅极,栅极通过高K介电材料与锗层以及III/V族层绝缘;在腔室的第一侧的锗层中的源极区域;和在腔室的另一侧的锗层中的漏极区域。在第四方面中,本专利技术提供一种制造根据本专利技术的第三方面的NFET晶体管的方法,该方法包括以下步骤-形成根据本专利技术的第二方面的绝缘体上III/V族上Ge结构;-形成在锗层中向下直到III/V族材料层的腔室;-在腔室中沉积高K介电材料和栅极,栅极通过高K介电材料与锗层以及III/V族层绝缘;-在腔室的每一侧的锗层中注入源极区域和漏极区域。在第五方面中,本专利技术提供一种以根据本专利技术的第二方面的绝缘体上III/V族上Ge结构形成的PFET晶体管,该PFET晶体管包括锗层上的岛,该岛包括通过高K介电材料与锗层绝缘的栅极;在岛的第一侧的锗层中的源极区域;和 在岛的另一侧的锗层中的漏极区域。在第六方面中,本专利技术提供一种制造根据本专利技术的第五方面的PFET晶体管的方法,该方法包括以下步骤-形成根据本专利技术的第二方面的绝缘体上III/V族上Ge结构;-通过沉积高K介电材料和栅极在锗层上形成岛,栅极通过高K介电材料与锗层绝缘;-在岛的每一侧的锗层中注入源极区域和漏极区域。本专利技术的优选的非限制特征如下 根据本专利技术的第一方面形成绝缘体上III/V族上Ge结构,该方法包括以下步骤在形成岛的步骤之前,在缓冲层中向下直到锗层形成腔室,栅极通过高K介电材料与缓冲层绝缘; 在形成岛的步骤之前,锗层部分地凹陷。附图说明根据结合附图阅读的本专利技术的示例性实施方式的以下详细描述,本专利技术的上述和其它目的、特征和优点将变得明显,在附图中图I表示根据本专利技术的第一方面的方法的实施方式的步骤;图2表示根据本专利技术的第一方面的方法的另一实施方式的步骤;图3是通过根据本专利技术的第二方面的方法的实施方式制造的NFET晶体管的截面图;图4是通过根据本专利技术的第三方面的方法的实施方式制造的PFET晶体管的实施方式的截面图。具体实施例方式Si/Ge施主上的III/V族层现在参照附图描述根据本专利技术的可能的实施方式的方法。本专利技术提出在有利地由硅制成的施主基板I和至少一个III/V族材料层3之间插入松弛锗层2,III/V族材料例如是InP、AsGa, InAs并且因为其电荷载流子高迁移率而有利地为InAsGa。确切地说,Ge和III/V族材料足够靠近以允许在没有晶格调节问题的情况下在松弛Ge层的顶部上生长III/V族材料层。而且,在裸露的硅施主基板的顶部上生长松弛Ge层的方法是本领域技术人本文档来自技高网
...

【技术保护点】

【技术特征摘要】
2011.03.09 FR 11519391.ー种形成包括ΠΙ/ν族材料的半导体层(3)的绝缘体上半导体结构(10)的方法,其特征在于,所述方法包括以下步骤 (a)在施主基板(I)上生长松弛锗层(2); (b)在所述锗层(2)上生长至少ー个III/V族材料层(3); (c)在所述松弛锗层(2)中形成解理面(6); (d)将所述施主基板(I)的解理部分转移到支撑基板(4),所述解理部分是所述施主基板(I)在所述解理面(6)处解理的、包括所述至少ー个III/V族材料层(3)的部分。2.根据权利要求I所述的方法,其中所述III/V族材料是InGaAs。3.根据权利要求I至2中任何一项所述的方法,其中所述施主基板(I)由硅制成。4.根据权利要求3所述的方法,其中生长松弛锗层(2)的步骤(a)包括在所述施主基板(I)上生长晶格适应的锗化硅缓冲层(7)的前子步骤(al),所述松弛锗层(2)生长在所述锗化硅缓冲层(7)上。5.根据权利要求I至4中任何一项所述的方法,其中在所述松弛锗层(2)中形成解理面(6)的步骤(c)包括在所述至少ー个III/V族材料层(3)和/或在所述支撑基板(4)上形成绝缘层(5)的前子步骤(Cl)。6.根据权利要求5所述的方法,其中形成绝缘层(5)的步骤(Cl)包括对所述支撑基板(4)进行热氧化。7.根据权利要求5至6中任何一项所述的方法,其中形成绝缘层(5)的步骤(Cl)包括在所述至少ー个III/V族材料层(3)上沉积氧化物层。8.根据权利要求5至7中任何一项所述的方法,其中在所述锗层(2)上生长至少ー个III/V族材料层(3)的步骤(b)包括在所述至少ー个III/V族材料层(3)上形成薄硅层(8)的后子步骤(bl)。9.根据权利要求I至4中任何一项所述的方法,其中所述支撑基板(4)是包括绝缘层(5)的绝缘体上娃结构。10.一种绝缘体上III/V族上Ge结构(10),该结构包括支撑基板(4)、绝缘层(5)、在所述绝缘层(5)上的至少ー个III/V族材料层(3)、在所述至少ー个III/V族材料层(3)上的锗层⑵。11.一种以根据权利要求10所述的绝缘体上IIlA^^Ge结构形成的NFET晶体管(20a),该NFET晶...

【专利技术属性】
技术研发人员:尼古拉斯·达瓦尔比什因·阮塞西尔·奥尔奈特康斯坦丁·布德尔
申请(专利权)人:索泰克公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1