基于Linux的雷达模拟装置及方法制造方法及图纸

技术编号:7056493 阅读:375 留言:0更新日期:2012-04-11 18:40
基于Linux的雷达模拟装置及方法,属于雷达技术领域。它解决了现有雷达模拟装置只能实现对自动测试设备的物理通路的检测,而不能确定自动测试设备的软件功能和硬件功能是否正常的问题。本发明专利技术装置由发射供电支路、伺服供电支路和接收系统供电支路组组成,发射供电支路用于输出模拟雷达发射支路的TTL高电平信号,伺服供电支路用于输出模拟雷达伺服支路的TTL高电平信号,接收系统供电支路的一条支路用于给中频基准频率源供电,另一条支路用于输出模拟雷达接收支路的TTL电平信号。本发明专利技术适用于雷达模拟。

【技术实现步骤摘要】

本专利技术涉及一种,属于雷达

技术介绍
雷达是利用电磁波探测目标的电子设备,它用于完成距离、速度、俯仰角、方位角以及各角角速度的测量,是整个制导系统中导引导弹飞向目标的关键设备。它通过确定目标的位置,来产生控制飞行器的指令,并消除飞行偏差,从而实现对目标的精确打击。因此, 在雷达设备的研制、生产及装备部队过程中,先进的检测技术和检测设备是检测雷达设备性能参数及缩短研制时间的有利保障,其自动测试设备也是整个武器系统中不可或缺的关键设备。然而,在使用自动测试设备对雷达系统进行测试之前,必须确定自动测试设备具备正常的工作状态和良好的工作性能,从而保证对雷达系统进行测试的精确性和稳定性。对自动测试设备工作性能的测试通常采用雷达模拟装置来实现,雷达模拟装置在自动测试设备自检测时,用于替代雷达设备对自动测试设备的各项测试功能进行检测。现有的雷达模拟装置,在进行测试设备的自检测时,仅仅是对其测试通路和通讯通路进行检查,只能检测出自动测试设备的通讯通路及电缆连接是否正常,即只实现了对自动测试设备的物理通路的检测,而对自动测试设备的软件功能和硬件功能是否正常,不能确定。现有雷达模拟装置将雷达设备的测试流程与自检流程完全分开来。
技术实现思路
本专利技术的目的是为了解决现有雷达模拟装置只能实现对自动测试设备的物理通路的检测,而不能确定自动测试设备的软件功能和硬件功能是否正常的问题,提供一种。本专利技术所述基于Linux的雷达模拟装置,它由发射供电支路、伺服供电支路和接收系统供电支路组组成,发射供电支路由发射供电接口、第一直流转直流电源模块和第一驱动电路组成, 发射供电接口的输出端连接第一直流转直流电源模块的输入端,第一直流转直流电源模块的输出端连接第一驱动电路的输入端,第一驱动电路的输出端用于输出TTL电平;伺服供电支路由伺服供电接口、第二直流转直流电源模块和第二驱动电路组成, 伺服供电接口的输出端连接第二直流转直流电源模块的输入端,第二直流转直流电源模块的输出端连接第二驱动电路的输入端,第二驱动电路的输出端用于输出TTL电平;接收系统供电支路由接收系统供电接口、中频基准频率源、第三直流转直流电源模块、第三驱动电路、FPGA、第一小系统板、第二小系统板、转发器HUB、第四驱动电路、155 协议芯片和422收发芯片组成,FPGA由第一译码控制模块、第二译码控制模块、电平及脉冲控制模块、155 控制模块和异步422收发模块组成,接收系统供电接口的输出端连接中频基准频率源的输入端,中频基准频率源的两个输出端用于输出两路相参频率基准;接收系统供电接口的输出端同时连接第三直流转直流电源模块的输入端,第三直流转直流电源模块的第一输出端连接第三驱动电路的第一输入端,第三驱动电路的输出端用于输出TTL电平;第三直流转直流电源模块的第二输出端用于给FPGA、第一小系统板、第二小系统板、第四驱动电路、155 协议芯片和422收发芯片提供工作电源,电平及脉冲控制模块的电平控制信号输出端连接第三驱动电路的第二输入端;第一译码控制模块的电平控制信号输出端连接电平及脉冲控制模块的电平控制信号输入端,第一译码控制模块的重频控制信号输出端连接电平及脉冲控制模块的重频控制信号输入端,第一译码控制模块的脉宽控制信号输出端连接电平及脉冲控制模块脉宽控制信号输入端;第一译码控制模块的数据信号输出端连接155 控制模块的数据信号输入端,第一译码控制模块的地址信号输出端连接155 控制模块的地址信号输入端,第一译码控制模块的控制信号输出端连接155 控制模块的控制信号输入端,第一译码控制模块的收发控制信号输出端连接异步422收发模块的收发控制信号输入端,第一译码控制模块的实时图控制信号输出端连接第二译码控制模块的实时图控制信号输入端;第一译码控制模块的数据线接口连接第一小系统板的数据线接口,第一译码控制模块的地址线输入接口连接第一小系统板的地址线输出接口,第一译码控制模块的读信号输入端连接第一小系统板的读信号输出端,第一译码控制模块的写信号输入端连接第一小系统板的写信号输出端,第一译码控制模块的片选信号输入端连接第一小系统板的片选信号输出端,第一小系统板的LAN接口连接转发器HUB的第一 LAN接口;第二译码控制模块的数据线接口连接第二小系统板的数据线接口,第二译码控制模块的地址线输入接口连接第二小系统板的地址线输出接口,第二译码控制模块的读信号输入端连接第二小系统板的读信号输出端,第二译码控制模块的写信号输入端连接第二小系统板的写信号输出端,第二译码控制模块的片选信号输入端连接第二小系统板的片选信号输出端,第二小系统板的LAN接口连接转发器HUB的第二 LAN接口 ;转发器HUB具有上位机通讯接口 ;电平及脉冲控制模块的脉冲控制信号输出端连接第四驱动电路的输入端,第四驱动电路的输出端用于输出脉冲信号,1553B控制模块的控制信号输出输入端连接155 协议芯片的控制信号输出输入端,1553B协议芯片具有155 接口 ;异步422收发模块的信号输出输入端连接422收发芯片的信号输入输出端,422收发芯片具有422接口。本专利技术所述基于上述装置的雷达模拟方法,将发射供电接口的输入端连接28V的发射电源的输出端,伺服供电接口的输入端连接的伺服电源的输出端,接收系统供电接口的输入端连接接收电源的输出端;发射供电接口将^V的发射电源提供的电压信号传输给第一直流转直流电源模块,第一直流转直流电源模块将接收到的电压信号由28V转换为5V后,输出给第一驱动电路,第一驱动电路输出模拟雷达发射支路的TTL高电平信号;伺服供电接口将^V的伺服电源提供的电压信号传输给第二直流转直流电源模块,第二直流转直流电源模块将接收到的电压信号由28V转换为5V后,输出给第二驱动电路,第二驱动电路输出模拟雷达伺服支路的TTL高电平信号;接收系统供电接口接收到系统供电电源信号后,一条支路用于给中频基准频率源供电,使所述中频基准频率源模拟输出雷达的两路相参频率基准;另一条支路用于经第三直流转直流电源模块进行电平转换后输出给第三驱动电路,使第三驱动电路输出模拟雷达接收支路的TTL电平信号,同时第三直流转直流电源模块还用于给FPGA、第一小系统板、第二小系统板、第四驱动电路、巧53B协议芯片和422收发芯片提供工作电源;第一小系统板和第二小系统板的LAN接口通过转发器HUB与上位机连接,第一小系统板用于通过LAN接口接收上位机发送的模拟命令,并将该模拟命令解析后发送给FPGA,第一译码控制模块对接收到的命令进行译码,根据译码结果选择发送数据的对象,当译码结果是电平和脉冲的控制参数时,发送译码后的数据给电平及脉冲控制模块,该电平及脉冲控制模块输出电平驱动信号给第三驱动电路,该第三驱动电路输出电平信号,该电平及脉冲控制模块输出脉冲驱动信号给第四驱动电路,该第四驱动电路输出脉冲信号,当译码结果是155 通信数据时,发送该通信数据给155 控制模块,该155 控制模块控制155 协议芯片,实现对155 协议芯片的配置与控制以实现数据通信;当译码结果是422通信数据时,控制异步422收发模块开始传输数据,该数据经 422收发芯片输出,实现异步422通信过程,当译码结果是实时图像控制数据信号时,发送该实时图控本文档来自技高网...

【技术保护点】
1.一种基于Linux的雷达模拟装置,其特征在于:它由发射供电支路、伺服供电支路和接收系统供电支路组组成,发射供电支路由发射供电接口(1-1)、第一直流转直流电源模块(1-2)和第一驱动电路(1-3)组成,发射供电接口(1-1)的输出端连接第一直流转直流电源模块(1-2)的输入端,第一直流转直流电源模块(1-2)的输出端连接第一驱动电路(1-3)的输入端,第一驱动电路(1-3)的输出端用于输出TTL电平;伺服供电支路由伺服供电接口(2-1)、第二直流转直流电源模块(2-2)和第二驱动电路(2-3)组成,伺服供电接口(2-1)的输出端连接第二直流转直流电源模块(2-2)的输入端,第二直流转直流电源模块(2-2)的输出端连接第二驱动电路(2-3)的输入端,第二驱动电路(2-3)的输出端用于输出TTL电平;接收系统供电支路由接收系统供电接口(3-1)、中频基准频率源(3-2)、第三直流转直流电源模块(3-3)、第三驱动电路(3-4)、FPGA(3-5)、第一小系统板(3-6)、第二小系统板(3-7)、转发器HUB(3-8)、第四驱动电路(3-9)、1553B协议芯片(3-10)和422收发芯片(3-11)组成,FPGA(3-5)由第一译码控制模块(3-51)、第二译码控制模块(3-52)、电平及脉冲控制模块(3-53)、1553B控制模块(3-54)和异步422收发模块(3-55)组成,接收系统供电接口(3-1)的输出端连接中频基准频率源(3-2)的输入端,中频基准频率源(3-2)的两个输出端用于输出两路相参频率基准;接收系统供电接口(3-1)的输出端同时连接第三直流转直流电源模块(3-3)的输入端,第三直流转直流电源模块(3-3)的第一输出端连接第三驱动电路(3-4)的第一输入端,第三驱动电路(3-4)的输出端用于输出TTL电平;第三直流转直流电源模块(3-3)的第二输出端用于给FPGA(3-5)、第一小系统板(3-6)、第二小系统板(3-7)、第四驱动电路(3-9)、1553B协议芯片(3-10)和422收发芯片(3-11)提供工作电源,电平及脉冲控制模块(3-53)的电平控制信号输出端连接第三驱动电路(3-4)的第二输入端;第一译码控制模块(3-51)的电平控制信号输出端连接电平及脉冲控制模块(3-53)的电平控制信号输入端,第一译码控制模块(3-51)的重频控制信号输出端连接电平及脉冲控制模块(3-53)的重频控制信号输入端,第一译码控制模块(3-51)的脉宽控制信号输出端连接电平及脉冲控制模块(3-53)脉宽控制信号输入端;第一译码控制模块(3-51)的数据信号输出端连接1553B控制模块(3-54)的数据信号输入端,第一译码控制模块(3-51)的地址信号输出端连接1553B控制模块(3-54)的地址信号输入端,第一译码控制模块(3-51)的控制信号输出端连接1553B控制模块(3-54)的控制信号输入端,第一译码控制模块(3-51)的收发控制信号输出端连接异步422收发模块(3-55)的收发控制信号输入端,第一译码控制模块(3-51)的实时图控制信号输出端连接第二译码控制模块(3-52)的实时图控制信号输入端;第一译码控制模块(3-51)的数据线接口连接第一小系统板(3-6)的数据线接口,第一译码控制模块(3-51)的地址线输入接口连接第一小系统板(3-6)的地址线输出接口,第一译码控制模块(3-51)的读信号输入端连接第一小系统板(3-6)的读信号输出端,第一译码控制模块(3-51)的写信号输入端连接第一小系统板(3-6)的写信号输出端,第一译码控制模块(3-51)的片选信号输入端连接第一小系统板(3-6)的片选信号输出端,第一小系统板(3-6)的LAN接口连接转发器HUB(3-8)的第一LAN接口;第二译码控制模块(3-52)的数据线接口连接第二小系统板(3-7)的数据线接口,第二译码控制模块(3-52)的地址线输入接口连接第二小系统板(3-7)的地址线输出接口,第二译码控制模块(3-52)的读信号输入端连接第二小系统板(3-7)的读信号输出端,第二译码控制模块(3-52)的写信号输入端连接第二小系统板(3-7)的写信号输出端,第二译码控制模块(3-52)的片选信号输入端连接第二小系统板(3-7)的片选信号输出端,第二小系统板(3-7)的LAN接口连接转发器HUB(3-8)的第二LAN接口;转发器HUB(3-10)具有上位机通讯接口;电平及脉冲控制模块(3-53)的脉冲控制信号输出端连接第四驱动电路(3-9)的输入端,第四驱动电路(3-9)的输出端用于输出脉冲信号,1553B控制模块(3-54)的控制信号输出输入端连接1553B协议芯片(3-10)的控制信号输出输入端,1553B协议芯片(3-10)具有1553B接口...

【技术特征摘要】

【专利技术属性】
技术研发人员:付宁刘旺乔立岩朱宇杰
申请(专利权)人:哈尔滨工业大学
类型:发明
国别省市:93

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1