时序改善电路制造技术

技术编号:4359600 阅读:201 留言:0更新日期:2012-04-11 18:40
一种时序改善电路,包括一给电脑主板供电的电源及一超级输入/输出芯片,所述电源输出电源良好信号至所述超级输入/输出芯片,所述时序改善电路还包括一连接于所述电源及超级输入/输出芯片之间的延时电路,所述电源良好信号经过所述延时电路的延时后输出至所述超级输入/输出芯片。本发明专利技术时序改善电路利用延时电路滞后电源良好信号的传输,防止电源良好信号的延时时间不够,导致主板上电时序错误。

【技术实现步骤摘要】

本专利技术涉及一种时序改善电路,特别是一种使PWRGD(P0Wer Good,电源良好)信 号延时的时序改善电路。
技术介绍
IHig ACPI (Advanced Configuration and Power Interface, MMMS.^口 )规范,计算机电源管理系统可将计算机的工作状态分为SO到S5,它们代表的含义分别 是SO 电脑正常工作,所有硬件设备全部处于打开或正常工作的状态;Sl 也称为POS (Power on Suspend, CPU停止工作),其他的硬件设备仍然正常工 作;S2 将CPU关闭,但其余的硬件设备仍然运转;S3 通常称为STR(Suspend to RAM,挂起到内存),将运行中的数据写入内存后关 闭硬盘;S4 也称为STD (Suspend to Disk,挂起到硬盘),内存信息写入硬盘,然后所有部 件停止工作;S5 所有硬件设备(包括电源)全部都关闭,即电脑处于关机状态。当电脑从S4休眠状态被唤醒时,电脑主板上的各部件开始上电,与上电时序相关 的信号包括PWRGD信号、5V_SYS电压信号、FSB_VTT信号等。PWRGD信号由ATX电源发给 Super 1/0(超级输入/输出)。FSB_VTT是指FSB(Front Side Bus,前端总线)的终端电 压,FSB是将CPU连接到北桥芯片的总线。根据Intel Spec (英特尔规范),Super 1/0端 口的PWRGD信号相对于FSB_VTT信号的延时不应小于99ms (微秒),否则电脑主板的上电时 序会因PWRGD信号的延时时间不够发生错误,电脑在S4休眠状态时无法正常唤醒,电脑出 现黑屏等死机现象。
技术实现思路
鉴于以上内容,有必要提供一种能延时PWRGD信号的时序改善电路。一种时序改善电路,包括一给电脑主板供电的电源及一超级输入/输出芯片,所 述电源输出电源良好信号至所述超级输入/输出芯片,所述时序改善电路还包括一连接于 所述电源及超级输入/输出芯片之间的延时电路,所述电源良好信号经过所述延时电路的 延时后输出至所述超级输入/输出芯片。相较于现有技术,本专利技术时序改善电路利用所述延时电路延迟所述电源良好信号 的传输,以防止所述电源良好信号的延时时间不够导致主板上电时序错误。附图说明图1是本专利技术较佳实施方式时序改善电路的框图。图2是本专利技术较佳实施方式时序改善电路的具体电路图。图3是采用本专利技术较佳实施方式时序改善电路后PWRGD及FSB_VTT信号的时序 图。具体实施例方式请参阅图1,本专利技术较佳实施方式时序改善电路包括一给电脑主板供电的ATX电 源10、一延时电路20及一 Super 1/0(超级输入/输出)芯片30。所述ATX电源10的 PG(Power Good,电源良好)引脚输出PWR⑶信号,该PWR⑶信号经过所述延时电路20适当 延时后输出至所述Super I/O芯片30的PG引脚(通常为Super I/O芯片30的第95脚)。请参阅图2,所述延时电路20包括一第一晶体管(N沟道增强型M0SFET)Q1、一第 二晶体管(N沟道增强型M0SFET)Q2及一延时芯片U1。所述第一晶体管Ql的栅极通过一 电阻Rl连接至所述ATX电源10的PG引脚,一滤波电容Cl的一端与所述第一晶体管Ql的 栅极相连,另一端接地。所述第一晶体管Ql的漏极通过一电阻R2接有5V_SYS电压(5伏 系统电压),并通过一电阻R3与所述第二晶体管Q2的栅极相连。所述第二晶体管Q2的漏 极通过一电阻R4接有5V_SYS电压,并通过一电阻R5连接至所述延时芯片Ul的第一输入 端1A,所述延时芯片Ul的第一输入端IA还接有一滤波电容C2。所述第一晶体管Ql及第 二晶体管Q2的源极均接地。所述延时芯片Ul包括两个非门,每一非门均使输入信号反相,并使输入信号延时 输出。所述延时芯片Ul的第一输入端IA与第一输出端1Y、第二输入端2A与第二输出端 2Y之间的逻辑关系为 所述延时芯片Ul的第一输出端IY与其第二输入端2A相连,VCC引脚接一 3V的工 作电压,GND引脚接地。所述延时芯片Ul的第一输入端IA接入输入信号,该输入信号经过 延时并反相后通过第一输出端IY输出至所述延时芯片Ul的第二输入端2A,该输入信号经 过第二次反相及延时后通过第二输出端2Y输出至所述Super I/O芯片30。所述所述Super I/O芯片30的PG引脚通过一电阻R6接收所述延时芯片Ul的第二输出端2Y输出的信号。当所述PWRGD信号为低电平时,所述第一晶体管Ql断开,第二晶体管Q2导通,所 述第二晶体管Q2的漏源极之间的阻抗迅速降低,将所述第二晶体管Q2的漏极电压拉低,因 此输出低电平的信号至所述延时芯片Ul的第一输入端1A,所述延时芯片Ul将其第一输入 端IA接收到的低电平的信号经过两次反相、两次延时后通过其第二输出端2Y输出(低电 平的PWRGD信号)至所述Super I/O芯片30的PG引脚。当所述PWRGD信号为高电平时,所述第一晶体管Ql导通,所述第一晶体管Ql的漏 源极之间的阻抗迅速降低,使所述第一晶体管Ql的漏极电压拉低,因此所述第二晶体管Q2 断开,所述第二晶体管Q2漏极电压为高电平,输出高电平的信号至所述延时芯片Ul的第一4输入端1A,所述延时芯片Ul将其第一输入端IA接收到的高电平的信号经过两次反相、两 次延时后通过其第二输出端2Y输出(高电平的PWR⑶信号)至所述Super I/O芯片30的 PG。当电脑从S4休眠状态唤醒后,FSB_VTT信号由低电平跳变为高电平,ATX电源10 的PWR⑶信号经过延时后(小于规定的99ms)由低电平跳变为高电平,为防止PWR⑶信号 相对于FSB_VTT信号的延时时间不够,PWRGD信号通过所述延时电路20延时后再输出至所 述 SuperI/O 芯片 30。请参阅图3,采用所述延时电路20后,经过验证,所述Super I/O芯片30端口的 PG信号与FSB_VTT信号之间的延时时间为101ms,能满足正常的上电时序,从而使电脑可从 S4休眠状态正常唤醒。权利要求一种时序改善电路,包括一给电脑主板供电的电源及一超级输入/输出芯片,所述电源输出电源良好信号至所述超级输入/输出芯片,其特征在于所述时序改善电路还包括一连接于所述电源及超级输入/输出芯片之间的延时电路,所述电源良好信号经过所述延时电路的延时后输出至所述超级输入/输出芯片。2.如权利要求1所述的时序改善电路,其特征在于所述延时电路包括一延时芯片,所 述延时芯片使其接入的信号延时输出。3.如权利要求2所述的时序改善电路,其特征在于所述延时芯片包括一第一输入端 及一第一输出端,所述第一输入端接入的信号经过延时和反相后通过所述第一输出端输 出ο4.如权利要求3所述的时序改善电路,其特征在于所述延时芯片还包括一第二输入 端及一第二输出端,所述延时芯片的第二输入端与其第一输出端相连,所述第二输入端接 入的信号经过延时和反相后通过所述第二输出端输出。5.如权利要求4所述的时序改善电路,其特征在于所述延时电路还包括连接于所述 电源及所述延时芯片之间的一第一晶体管及一第二晶体管。6.如权利要求5所述的时序改善电路,其特征在于所述第一晶体管及第二晶体管均 本文档来自技高网
...

【技术保护点】
一种时序改善电路,包括一给电脑主板供电的电源及一超级输入/输出芯片,所述电源输出电源良好信号至所述超级输入/输出芯片,其特征在于:所述时序改善电路还包括一连接于所述电源及超级输入/输出芯片之间的延时电路,所述电源良好信号经过所述延时电路的延时后输出至所述超级输入/输出芯片。

【技术特征摘要】

【专利技术属性】
技术研发人员:胡可友
申请(专利权)人:鸿富锦精密工业深圳有限公司鸿海精密工业股份有限公司
类型:发明
国别省市:94[中国|深圳]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1