System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 控制电路和半导体存储器制造技术_技高网

控制电路和半导体存储器制造技术

技术编号:40377822 阅读:4 留言:0更新日期:2024-02-20 22:17
本公开提供一种控制电路和半导体存储器,包括:控制模块和第一片上终结模块,控制模块,接收命令信号和片选信号,用于根据命令信号和片选信号,生成并输出终结控制信号和终止信号,其中,命令信号用于指示执行第一操作的起始时间,终止信号用于指示第一操作的结束时间,第一片上终结模块,其控制端与控制模块的输出端连接,第一片上终结模块在终结控制信号控制下被开启或关闭。通过如此设置,实现执行第一操作时关闭或者开启第一片上终结模块。

【技术实现步骤摘要】

本公开涉及但不限定于一种控制电路和半导体存储器


技术介绍

1、片上终结器(on-die termination,odt)是用于对位于半导体器件内的信号线进行阻抗匹配的信号终结电路或元件。当经由信号线在器件之间传送信号时,如果线路是阻抗匹配的,则可以抑制信号反射。

2、动态随机存取存储器(dynamic random access memory,dram)技术发展迅速,dram的速率更快,对于片上终结器件的开启或者关闭控制更重要。


技术实现思路

1、本公开一实施例提供一种控制电路,包括:

2、控制模块,接收命令信号和片选信号,用于根据命令信号和片选信号,生成并输出终结控制信号和终止信号,其中,命令信号用于指示执行第一操作的起始时间,终止信号用于指示第一操作的结束时间;

3、第一片上终结模块,其控制端与控制模块的输出端连接,第一片上终结模块在终结控制信号控制下被开启或关闭。

4、在一些实施例中,终结控制信号在执行第一操作期间为无效状态,用于控制第一片上终结模块执行第一操作期间被关闭;

5、终结控制信号在执行第一操作之前或执行第一操作之后为有效状态,用于控制第一片上终结模块执行第一操作之前或执行第一操作之后被开启。

6、在一些实施例中,命令信号为自刷新命令信号,控制模块用于对自刷新命令信号进行解码生成自刷新脉冲信号,并根据自刷新脉冲信号和和片选信号生成终结控制信号和终止信号,终结控制信号用于在自刷新操作时控制第一片上终结模块被关闭。

7、在一些实施例中,终止信号的有效状态的起始时刻晚于终结控制信号的无效状态的终止时刻。

8、在一些实施例中,控制模块包括:

9、第一反相单元,用于对片选信号进行取反运算,输出互补片选信号;

10、窗口信号生成单元,用于根据命令信号、片选信号和互补片选信号生成窗口信号;

11、控制信号生成单元,其第一输入端与窗口信号生成单元的输出端连接,其第二输入端接收互补片选信号,用于使用窗口信号对互补片选信号进行处理,获得终结控制信号。

12、在一些实施例中,窗口信号生成单元包括:

13、起始电路,其输入端接收命令信号,用于对命令信号进行解码处理生成起始信号;

14、终止电路,其输入端连接sr锁存器的输出端,用于在片选信号和互补片选信号控制下,根据sr锁存器的输出端信号生成终止信号;

15、sr锁存器,其第一输入端连接起始电路的输出端,其第二输入端连接终止电路的输出端,用于根据起始信号和终止信号生成窗口信号。

16、在一些实施例中,终止电路包括:

17、第一锁存器,其时钟端接收互补片选信号,其互补时钟端接收片选信号,其输入端连接sr锁存器的输出端,用于在互补片选信号的上升沿时刻锁存sr锁存器的输出信号;

18、第二锁存器,其时钟端接收片选信号,其互补时钟端接收互补片选信号,其输入端连接第一锁存器的输出端,用于在片选信号的上升沿时刻锁存第一锁存器的输出信号;

19、延迟电路,其输入端连接第二锁存器的输出端,用于对第二锁存器的输出信号进行延迟处理,输出终止信号。

20、在一些实施例中,sr锁存器包括:

21、第三非门,其输入端接收起始信号,其输出端与第一与非门的第一输入端连接,

22、第四非门,其输入端接收终止信号,其输出端与第二与非门的第二输入端连接,

23、第一与非门,其第二输入端连接第二与非门的输出端,其输出端为sr锁存器的输出端;

24、第二与非门,其第一输入端连接第一与非门的输出端。

25、在一些实施例中,控制信号生成单元包括:

26、第三与非门,其第一输入端接收窗口信号;其第二输入端接收互补片选信号;

27、第五非门,其输入端连接第三与非门的输出端,其输出端输出终结控制信号。

28、在一些实施例中,延迟电路的延迟量是根据终结控制信号处于无效状态的时间确定的,使终止信号的有效状态的起始时刻晚于终结控制信号的无效状态的终止时刻。

29、在一些实施例中,延迟电路包括偶数个依次级联的第一非门,首级的第一非门的输入端作为延迟电路的输入端,最后一级的第一非门的输出端输出终止信号;

30、或者,

31、延迟电路包括多个依次级联的第一缓冲器,首级的第一缓冲器的输入端作为延迟电路的输入端,最后一级的第一缓冲器的输出端输出终止信号。

32、在一些实施例中,控制电路还包括:

33、第一缓冲模块,其输入端与第一片上终结模块的输出端连接,其输入端接收第一输入信号;

34、当执行第一操作期间,第一缓冲模块停止缓冲第一输入信号后,第一片上终结模块在终结控制信号的控制下被关闭,而第一缓冲模块开始缓冲第一输入信号前,第一片上终结模块在终结控制信号的控制下被开启。

35、在一些实施例中,控制电路还包括:

36、第二片上终结模块;或者,第二片上终结模块和第三片上终结模块;

37、第二片上终结模块控制端与控制模块的输出端连接,第二片上终结模块在终结控制信号控制下被开启或关闭;

38、第三片上终结模块的控制端与控制模块的输出端连接,第三片上终结模块在终结控制信号控制下被开启或关闭。

39、在一些实施例中,第一片上终结模块的第一输入端接收终结设置编码,并在终结设置编码的控制下确定终结电阻值;

40、第一片上终结模块的第二输入端接收校准编码,并在校准编码的控制下校准终结电阻值。

41、在一些实施例中,控制电路还包括:第二缓冲模块;或者,第二缓冲模块和第三缓冲模块;

42、第二缓冲模块的输入端与第二片上终结模块的输出端连接,第二缓冲模块的输入端接收第二输入信号;当第二缓冲模块停止缓冲第二输入信号时,第二片上终结模块在终结控制信号的控制下被关闭;

43、第三缓冲模块的输入端与第三片上终结模块的输出端连接,第三缓冲模块的输入端接收第三输入信号;当第三缓冲模块停止缓冲第三输入信号时,第三片上终结模块在终结控制信号的控制下被关闭;

44、其中,第一输入信号、第二输入信号和第三输入信号都为命令地址信号、片选信号或者时钟信号中任意一种;且第一输入信号、第二输入信号和第三输入信号互不相同。

45、在一些实施例中,控制电路还包括第一静电保护模块、第二静电保护模块和第三静电保护模块中任意一种;

46、第一静电保护模块的控制端连接第一缓冲模块的输入端,用于泄放第一缓冲模块的输入端的静电电荷;

47、第二静电保护模块的控制端连接第二缓冲模块的输入端,用于泄放第二缓冲模块的输入端的静电电荷;

48、第三静电保护模块的控制端连接第三缓冲模块的输入端,用于泄放第三缓冲模块的输入端的静电电荷。

本文档来自技高网...

【技术保护点】

1.一种控制电路,其特征在于,包括:

2.根据权利要求1所述的控制电路,其特征在于,所述终结控制信号在执行所述第一操作期间为无效状态,用于控制所述第一片上终结模块执行所述第一操作期间被关闭;

3.根据权利要求2所述的控制电路,其特征在于,所述命令信号为自刷新命令信号,所述控制模块用于对所述自刷新命令信号进行解码生成自刷新脉冲信号,并根据所述自刷新脉冲信号和和所述片选信号生成所述终结控制信号和所述终止信号,所述终结控制信号用于在自刷新操作时控制所述第一片上终结模块被关闭。

4.根据权利要求1至3中任意一项所述的控制电路,其特征在于,所述终止信号的有效状态的起始时刻晚于所述终结控制信号的无效状态的终止时刻。

5.根据权利要求1至3中任意一项所述的控制电路,其特征在于,所述控制模块包括:

6.根据权利要求5所述的控制电路,其特征在于,所述窗口信号生成单元包括:

7.根据权利要求6所述的控制电路,其特征在于,所述终止电路包括:

8.根据权利要求6所述的控制电路,其特征在于,所述SR锁存器包括:

>9.根据权利要求5所述的控制电路,其特征在于,所述控制信号生成单元包括:

10.根据权利要求7所述的控制电路,其特征在于,所述延迟电路的延迟量是根据所述终结控制信号处于无效状态的时间确定的,使所述终止信号的有效状态的起始时刻晚于所述终结控制信号的无效状态的终止时刻。

11.根据权利要求10所述的控制电路,其特征在于,

12.根据权利要求1所述的控制电路,其特征在于,所述控制电路还包括:

13.根据权利要求12所述的控制电路,其特征在于,所述控制电路还包括:

14.根据权利要求1所述的控制电路,其特征在于,所述第一片上终结模块的第一输入端接收终结设置编码,并在终结设置编码的控制下确定终结电阻值;

15.根据权利要求13所述的控制电路,其特征在于,所述控制电路还包括:第二缓冲模块;或者,第二缓冲模块和第三缓冲模块;

16.根据权利要求15所述的控制电路,其特征在于,所述控制电路还包括第一静电保护模块、第二静电保护模块和第三静电保护模块中任意一种;

17.一种半导体存储器,其特征在于,包括如权利要求1至16中任意一项所述的控制电路。

...

【技术特征摘要】

1.一种控制电路,其特征在于,包括:

2.根据权利要求1所述的控制电路,其特征在于,所述终结控制信号在执行所述第一操作期间为无效状态,用于控制所述第一片上终结模块执行所述第一操作期间被关闭;

3.根据权利要求2所述的控制电路,其特征在于,所述命令信号为自刷新命令信号,所述控制模块用于对所述自刷新命令信号进行解码生成自刷新脉冲信号,并根据所述自刷新脉冲信号和和所述片选信号生成所述终结控制信号和所述终止信号,所述终结控制信号用于在自刷新操作时控制所述第一片上终结模块被关闭。

4.根据权利要求1至3中任意一项所述的控制电路,其特征在于,所述终止信号的有效状态的起始时刻晚于所述终结控制信号的无效状态的终止时刻。

5.根据权利要求1至3中任意一项所述的控制电路,其特征在于,所述控制模块包括:

6.根据权利要求5所述的控制电路,其特征在于,所述窗口信号生成单元包括:

7.根据权利要求6所述的控制电路,其特征在于,所述终止电路包括:

8.根据权利要求6所述的控制电路,其特征在于,所述sr锁存器包括:

9.根据权利要求5所...

【专利技术属性】
技术研发人员:唐玉玲严允柱
申请(专利权)人:长鑫存储技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1