异常处理方法、系统及片外逻辑器件和芯片技术方案

技术编号:4008522 阅读:229 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种异常处理方法、系统及片外逻辑器件和芯片,涉及通信技术领域,为缩短芯片端数据传输模块的异常处理的延时而发明专利技术。所述异常处理方法包括:接收来自芯片端数据传输模块的异常信号;当确定在第一预设时间内持续接收来自所述芯片端数据传输模块的异常信号时,确定所述芯片端数据传输模块发生异常;向芯片发送中断信号,以便所述芯片根据所述中断信号复位所述芯片端数据传输模块。本发明专利技术可用于处理数据传输模块发生的异常。

【技术实现步骤摘要】

本专利技术涉及通信
,尤其涉及一种异常处理方法、系统及片外逻辑器件和-H-- I I心片。
技术介绍
目前随着科学技术的发展,集成电路板上的电子元器件数目越来越多,如各种芯 片以及片外逻辑器件(如,现场可编程门阵列FPGA(Field Programmable Gate Array))等。 通过各电子元器件之间的通信,集成电路板可实现一定的功能。其中为了更好地进行芯片 和片外逻辑器件如FPGA之间的通信,一般需要在两者之间配置数据传输模块,如串行-解 串行器SerDes等,以在两者之间进行数据传输。在芯片端的集成电路板上配置有芯片端 DerDes,在FPGA端的集成电路板上配置有FPGA端SerDes,芯片通过芯片端SerDes和FPGA 端SerDes与FPGA连接。其中,SerDes主要用于芯片内外的数据传输。数据发送过程中,SerDes将芯片内 部的并行数据转换成模拟的串行数据发送到芯片外部;数据接收过程中,SerDes将芯片外 部的模拟串行数据转换成并行数据接收到芯片内部。由于其传输带宽高,传输距离长,因而 得到了广泛的应用。在实现上述使用的过程中,专利技术人发现现有本文档来自技高网...

【技术保护点】
一种异常处理方法,其特征在于,包括:接收来自芯片端数据传输模块的异常信号;当确定在第一预设时间内持续接收来自所述芯片端数据传输模块的异常信号时,确定所述芯片端数据传输模块发生异常;向芯片发送中断信号,以便所述芯片根据所述中断信号复位所述芯片端数据传输模块。

【技术特征摘要】

【专利技术属性】
技术研发人员:苏健何颖天孟庆峰
申请(专利权)人:华为技术有限公司
类型:发明
国别省市:94[中国|深圳]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1