半导体结构及其形成方法技术

技术编号:39718634 阅读:9 留言:0更新日期:2023-12-17 23:25
一种半导体结构及其形成方法,方法包括:提供基底,包括器件区以及位于相邻器件区之间的隔断区,器件区的基底顶部凸立有沟道凸起部,沟道凸起部露出的基底上形成有隔离材料层,隔离材料层覆盖沟道凸起部的侧壁;在隔断区的隔离材料层中形成与沟道凸起部的延伸方向相一致的开口,开口的底部低于沟道凸起部的底部;在开口的侧壁形成隔离侧墙层;在隔离侧墙层露出的开口的剩余空间中形成介电墙;至少去除高于沟道凸起部底部的隔离侧墙层;去除部分厚度的隔离材料层,形成露出沟道凸起部的隔离层;在器件区的隔离层上形成横跨沟道凸起部的器件栅极结构,器件栅极结构的顶部与介电墙的顶部相齐平

【技术实现步骤摘要】
半导体结构及其形成方法


[0001]本专利技术实施例涉及半导体制造领域,尤其涉及一种半导体结构及其形成方法


技术介绍

[0002]随着半导体制造技术的飞速发展,半导体晶体管朝着更高的元件密度,以及更高集成度的方向发展,半导体工艺节点遵循摩尔定律的发展趋势不断减小

晶体管作为最基本的半导体晶体管目前正被广泛应用,因此随着半导体晶体管的元件密度和集成度的提高,为了适应工艺节点的减小,不得不断缩短晶体管的沟道长度

[0003]为了更好的适应晶体管尺寸按比例缩小的要求,半导体工艺逐渐开始从平面晶体管向具有更高功效的三维立体式的晶体管过渡,如鳍式场效应晶体管
(FinFET)、
全包围栅极
(Gate

all

around

GAA)
晶体管等

其中,全包围栅极晶体管包括垂直全包围栅极晶体管和水平全包围栅极晶体管

全包围栅极晶体管中,栅极从四周包围沟道所在的区域,与平面晶体管相比,全包围栅极晶体管的栅极对沟道的控制能力更强,能够更好地抑制短沟道效应

[0004]随着器件尺寸的进一步缩小,如何提高全包围栅极结构器件的性能,越来越具有难度和挑战


技术实现思路

[0005]本专利技术实施例解决的问题是提供一种半导体结构及其形成方法,有利于进一步提高半导体结构的性能

[0006]为解决上述问题,本专利技术实施例提供一种半导体结构的形成方法,包括:提供基底,包括器件区以及位于相邻器件区之间的隔断区,器件区的基底顶部凸立有沟道凸起部,沟道凸起部露出的基底上形成有隔离材料层,隔离材料层覆盖沟道凸起部的侧壁;在隔断区的隔离材料层中形成与沟道凸起部的延伸方向相一致的开口,开口的底部低于沟道凸起部的底部;在开口的侧壁形成隔离侧墙层;在隔离侧墙层露出的开口的剩余空间中形成介电墙;至少去除高于沟道凸起部底部的隔离侧墙层;形成介电墙之后,去除部分厚度的隔离材料层,形成露出沟道凸起部的隔离层;在器件区的隔离层上形成横跨沟道凸起部的器件栅极结构,器件栅极结构的顶部与介电墙的顶部相齐平

[0007]相应的,本专利技术实施例还提供一种半导体结构,包括:基底,基底包括器件区以及位于相邻器件区之间的隔断区;沟道凸起部,位于器件区的基底的顶部;隔离层,位于沟道凸起部露出的基底上,隔离层包括第一隔离层和第二隔离层,第二隔离层位于器件区和隔断区的交界处;器件栅极结构,位于器件区的隔离层上且横跨沟道凸起部;介电墙,位于隔断区的基底上,且覆盖器件栅极结构和第二隔离层的侧壁,介电墙的顶部与器件栅极结构的顶部相齐平

[0008]与现有技术相比,本专利技术实施例的技术方案具有以下优点:
[0009]本专利技术实施例提供一种半导体结构的形成方法,在隔断区的隔离材料层中形成与
沟道凸起部的延伸方向相一致的开口,在开口的侧壁形成隔离侧墙层,即通过隔离侧墙层在开口侧壁占据部分空间位置,使开口剩余部分空间位置预留给后续形成的介电墙,相应的,使形成开口的工艺窗口增大,降低了形成开口的工艺难度,同时,还使位于隔断区中的介电墙的尺寸满足工艺尺寸缩小的要求,使介电墙能对相邻器件区中的器件栅极结构起到电隔离的作用,从而提高了半导体结构的性能

附图说明
[0010]图1是本专利技术半导体结构对应的结构示意图;
[0011]图2至图
15
是本专利技术半导体结构的形成方法一实施例中各步骤对应的结构示意图;
[0012]图
16
至图
19
是本专利技术半导体结构的形成方法第二实施例中各步骤对应的结构示意图

具体实施方式
[0013]由
技术介绍
可知,随着器件尺寸的进一步缩小,受刻蚀设备套刻精度偏差的影响,相邻器件栅极结构之间的介电墙尺寸有待进一步缩小

[0014]为了解决技术问题,本专利技术实施例提供一种半导体结构的形成方法,包括:提供基底,包括器件区以及位于相邻器件区之间的隔断区,器件区的基底顶部凸立有沟道凸起部,沟道凸起部露出的基底上形成有隔离材料层,隔离材料层覆盖沟道凸起部的侧壁;在隔断区的隔离材料层中形成与沟道凸起部的延伸方向相一致的开口,开口的底部低于沟道凸起部的底部;在开口的侧壁形成隔离侧墙层;在隔离侧墙层露出的开口的剩余空间中形成介电墙;至少去除高于沟道凸起部底部的隔离侧墙层;形成介电墙之后,去除部分厚度的隔离材料层,形成露出沟道凸起部的隔离层;在器件区的隔离层上形成横跨沟道凸起部的器件栅极结构,器件栅极结构的顶部与介电墙的顶部相齐平

[0015]本专利技术实施例提供一种半导体结构的形成方法,在隔断区的隔离材料层中形成与沟道凸起部的延伸方向相一致的开口,在开口的侧壁形成隔离侧墙层,即通过隔离侧墙层在开口侧壁占据部分空间位置,使开口剩余部分空间位置预留给后续形成的介电墙,相应的,使形成开口的工艺窗口增大,降低了形成开口的工艺难度,同时,还使位于隔断区中的介电墙的尺寸满足工艺尺寸缩小的要求,使介电墙能对相邻器件区中的器件栅极结构起到电隔离的作用,从而提高了半导体结构的性能

[0016]为使本专利技术的上述目的

特征和优点能够更为明显易懂,下面结合附图对本专利技术的具体实施例做详细的说明

[0017]图1至是本专利技术半导体结构一实施例对应的结构示意图

[0018]半导体结构包括:基底,基底包括器件区
200B
以及位于相邻器件区
200B
之间的隔断区
200A
;沟道凸起部
290
,位于器件区
200B
的基底的顶部;隔离层
217
,位于沟道凸起部
290
露出的基底上,隔离层
217
包括第一隔离层
209
和第二隔离层
212
,第二隔离层
212
位于器件区
200B
和隔断区
200A
的交界处;器件栅极结构
227
,位于器件区
200B
的隔离层
217
上且横跨沟道凸起部
290
;介电墙
216
,位于隔断区
200A
的基底上,且覆盖器件栅极结构
227
和第二隔离层
212
的侧壁,介电墙
216
的顶部与器件栅极结构
227
的顶部相齐平

[0019]基底用于为工艺制程提供工艺平台

[0020]本实施例中,器件区
200B
用于形成
NMOS
晶体管或者
PMOS
晶体管本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种半导体结构,其特征在于,包括:基底,所述基底包括器件区以及位于相邻所述器件区之间的隔断区;沟道凸起部,位于所述器件区的所述基底的顶部;隔离层,位于所述沟道凸起部露出的所述基底上,所述隔离层包括第一隔离层和第二隔离层,所述第二隔离层位于所述器件区和隔断区的交界处;器件栅极结构,位于所述器件区的所述隔离层上且横跨所述沟道凸起部;介电墙,位于所述隔断区的所述基底上,且覆盖所述器件栅极结构和第二隔离层的侧壁,所述介电墙的顶部与所述器件栅极结构的顶部相齐平
。2.
如权利要求1所述的半导体结构,其特征在于,以与所述沟道凸起部的延伸方向相垂直的方向为横向,所述第二隔离层的横向尺寸为1纳米至
30
纳米
。3.
如权利要求1所述的半导体结构,其特征在于,所述沟道凸起部为沟道叠层结构,所述沟道叠层结构包括一个或多个在纵向上间隔设置的沟道层;或者,所述基底的顶部凸立有鳍部,靠近所述鳍部顶部一侧的部分高度的所述鳍部作为所述沟道凸起部
。4.
如权利要求1所述的半导体结构,其特征在于,所述器件栅极结构包括保形覆盖所述沟道凸起部部分顶部和部分侧壁的栅介质层

以及覆盖所述栅介质层的栅电极层;所述栅介质层的材料包括
HfO2、ZrO2、HfSiO、HfSiON、HfTaO、HfTiO、HfZrO、Al2O3、SiO2和
La2O3中的一种或多种;所述栅电极层的材料包括
TiN、TaN、Ta、Ti、TiAl、W、AL、TiSiN

TiAlC
中的一种或多种
。5.
如权利要求1所述的半导体结构,其特征在于,所述第二隔离层的材料包括氧化硅

氮化硅和碳化硅中的一种或多种
。6.
如权利要求1所述的半导体结构,其特征在于,所述介电墙的材料包括氧化硅

氮化硅和碳化硅中的一种或多种
。7.
一种半导体结构的形成方法,其特征在于,包括:提供基底,包括器件区以及位于相邻所述器件区之间的隔断区,所述器件区的所述基底顶部凸立有沟道凸起部,所述沟道凸起部露出的所述基底上形成有隔离材料层,所述隔离材料层覆盖所述沟道凸起部的侧壁;在所述隔断区的所述隔离材料层中形成与所述沟道凸起部的延伸方向相一致的开口,所述开口的底部低于所述沟道凸起部的底部;在所述开口的侧壁形成隔离侧墙层;在所述隔离侧墙层露出的所述开口的剩余空间中形成介电墙;至少去除高于所述沟道凸起部底部的隔离侧墙层;形成所述介电墙之后,去除部分厚度的所述隔离材料层,形成露出所述沟道凸起部的隔离层;在所述器件区的所述隔离层上形成横跨所述沟道凸起部的器件栅极结构,所述器件栅极结构的顶部与所述介电墙的顶部相齐平
。8.
如权利要求7所述的半导体结构的形成方法,其特征在于,所述开口贯穿所述隔离材料层
。9.
如权利要求7所述的半导体结构的形成方法,其特征在于,至少去除高于所述沟道凸
起部底部的隔离侧墙层包括:在去除部分厚度的所述隔离材料层的过程中,去除部分厚度的所述隔离侧墙层,剩余厚度的隔离材料层作为第一隔离层,剩余厚度的所述隔离侧墙层作为第二隔离层,所述第一隔离层和第二隔离层构成隔离层
。10.
如权利要求7所述的半导体结构的形成方法,其特征在于,所述提供基底的步骤中,所述隔离材料层作为第一隔离材料层;至少去除高于所述沟道凸起部底部的隔离侧墙层的步骤中,去除所述介电墙侧壁上的隔离侧墙层;去除部分厚度的所述第一隔离材料层后,剩余厚度的第一隔离材料层作为第一隔离层;形成露出所述沟道凸起部的隔离层的步骤还包括:形成覆盖第一隔离层的第二隔离材...

【专利技术属性】
技术研发人员:纪世良赵振阳
申请(专利权)人:中芯国际集成电路制造上海有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1