测试电路检查方法技术

技术编号:39404155 阅读:8 留言:0更新日期:2023-11-19 15:56
本公开实施例提供了一种测试电路检查方法

【技术实现步骤摘要】
测试电路检查方法、测试平台、存储介质和测试系统


[0001]本公开涉及半导体存储器
,尤其涉及一种测试电路检查方法

测试平台

存储介质和测试系统


技术介绍

[0002]电子设备中存在很多测试电路,在不同的测试模式下能够提供电路边界扫描

内部参数输出

内部功能切换

局部电路时序调整等功能

具体地,这些测试电路由大量的地址锁存器进行控制,在不同的测试模式下,需要经由不同的地址锁存器开启相应的电路部分进行测试,另外,同一地址锁存器的输出引脚也对应不同的测试模式

换句话说,针对特定的测试模式,需要通过特定的地址锁存器的特定引脚来开启

然而,由于地址锁存器的数量较多,经常出现地址锁存器配置错误的问题,影响测试功能的正常使用


技术实现思路

[0003]本公开提供了一种电路检查方法

测试平台

存储介质和测试系统,能够检查地址锁存器是否存在配置错误,提高工作效率和验证准确率

[0004]本公开的技术方案是这样实现的:
[0005]第一方面,本公开实施例提供了一种测试电路检查方法,应用于测试平台,所述测试电路包括若干个地址锁存器,且所述测试平台和所述测试电路连接,所述方法包括:
[0006]向所述测试电路发送控制信号,确定所述测试电路输出的测试模式信号;其中,所述测试电路根据所述控制信号依次选中若干个所述地址锁存器以输出所述测试模式信号;
[0007]对所述测试模式信号进行分析,确定所述测试电路中的若干个地址锁存器是否存在错误;
[0008]输出仿真结果报告

[0009]在一些实施例中,所述控制信号包括多组地址信号,一组地址信号包括主地址信号和预设数量的子地址信号,所述向所述测试电路发送控制信号,确定所述测试电路输出的测试模式信号,包括:
[0010]向所述测试电路发送所述主地址信号,以在所述若干个地址锁存器中选中目标地址锁存器;
[0011]向所述测试电路依次发送预设数量的所述子地址信号,以控制所述目标地址锁存器遍历输出所有的测试模式信号

[0012]在一些实施例中,在向所述测试电路依次发送预设数量的所述子地址信号之后,所述方法还包括:
[0013]对所述目标地址锁存器进行重置处理

[0014]在一些实施例中,所述对所述测试模式信号进行分析,确定所述测试电路中的若干个地址锁存器是否存在错误,包括:
[0015]在向所述测试电路发送所述主地址信号之后,确定目标地址锁存器和目标数量;
[0016]基于第一设计参数对所述目标地址锁存器和所述目标数量进行分析,确定所述测试电路中的若干个地址锁存器是否存在第一类错误;
[0017]其中,所述第一类错误是指地址锁存器的主地址配置错误,或者地址锁存器的位置放置错误,或者预设区域中漏放地址锁存器

[0018]在一些实施例中,所述目标数量包括第一目标数量和第二目标数量,所述第一目标数量是指所述目标地址锁存器的数量,所述第二目标数量是指属于所述预设区域的所述目标地址锁存器的数量;
[0019]所述基于第一设计参数对所述目标地址锁存器和所述目标数量进行分析,确定所述测试电路中的若干个地址锁存器是否存在第一类错误,包括:
[0020]根据预设关联关系,确定所述测试模式信号对应的目标位置信息;其中,所述预设关联关系用于指示所述测试电路中每一测试模式信号的电路位置信息;
[0021]对所述目标位置信息进行关键字匹配处理,确定所述目标地址锁存器;以及基于所述目标位置信息,确定所述第一目标数量和所述第二目标数量

[0022]在一些实施例中,所述对所述测试模式信号进行分析,确定所述测试电路中的若干个地址锁存器是否存在错误,还包括:
[0023]在向所述测试电路依次发送预设数量的所述子地址信号之后,根据所述测试电路输出的测试模式信号,确定所述目标地址锁存器的信号值数组;
[0024]基于第二设计参数对所述信号值数组进行分析,确定所述测试电路中的若干个地址锁存器是否存在第二类错误;
[0025]其中,所述第二类错误是指地址锁存器的初始值配置错误

[0026]在一些实施例中,所述根据所述测试电路输出的测试模式信号,确定所述目标地址锁存器的信号值数组,包括:
[0027]在向所述测试电路发送一个所述子地址信号之后,根据所述测试电路输出的测试模式信号,确定所述目标地址锁存器中对应的输出管脚的电平状态;
[0028]对所述目标地址锁存器中对应的输出管脚的电平状态进行二进制转化处理,得到所述信号值数组中的一个信号值;
[0029]在向所述测试电路依次发送预设数量的所述子地址信号之后,得到所述信号值数组

[0030]在一些实施例中,在所述目标地址锁存器为多个情况下,所述方法还包括:
[0031]在向所述测试电路发送一个所述子地址信号后,根据所述测试电路输出的测试模式信号,确定多个目标信号名称;
[0032]对多个所述目标信号名称进行一致性比较,确定所述测试电路中的若干个地址锁存器是否存在第三类错误;
[0033]其中,所述第三类错误是指地址锁存器的子地址配置错误

[0034]在一些实施例中,所述根据所述测试电路输出的测试模式信号,确定多个信号名称,包括:
[0035]根据预设关联关系,确定所述测试模式信号对应的多个目标位置信息;
[0036]对多个所述目标位置信息进行字符截取,得到多个所述信号名称

[0037]在一些实施例中,所述对多个所述信号名称进行一致性比较,包括:
[0038]确定多个所述信号名称各自对应的标识值;其中,所述标识值是通过对信号名称中每一元素的
ASCII
码值进行累加得到的;
[0039]对多个所述信号名称各自对应的标识值进行比较,确定多个所述信号名称是否一致

[0040]在一些实施例中,所述方法还包括:
[0041]在向所述测试电路遍历发送所有的主地址信号后,统计第一总数量和第二总数量;其中,所述第一总数量是指所述测试电路中的若干个地址锁存器被选中的总次数,所述第二总数量是指所述预设区域中的若干个地址锁存器被选中的总次数;
[0042]基于第三设计参数对所述第一总数量和所述第二总数量进行分析,确定所述测试电路是否存在第四类错误;
[0043]其中,所述第三设计参数是指所述测试电路中的地址锁存器被选中的预期总次数,所述第四类错误是指地址锁存器放置在预设区域之外

[0044]在一些实施例中,所述统计第一总数量和第二总数量,包本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种测试电路检查方法,其特征在于,应用于测试平台,所述测试电路包括若干个地址锁存器,且所述测试平台和所述测试电路连接,所述方法包括:向所述测试电路发送控制信号,确定所述测试电路输出的测试模式信号;其中,所述测试电路根据所述控制信号依次选中若干个所述地址锁存器以输出所述测试模式信号;对所述测试模式信号进行分析,确定所述测试电路中的若干个地址锁存器是否存在错误;输出仿真结果报告
。2.
根据权利要求1所述的测试电路检查方法,其特征在于,所述控制信号包括多组地址信号,一组地址信号包括主地址信号和预设数量的子地址信号,所述向所述测试电路发送控制信号,确定所述测试电路输出的测试模式信号,包括:向所述测试电路发送所述主地址信号,以在所述若干个地址锁存器中选中目标地址锁存器;向所述测试电路依次发送预设数量的所述子地址信号,以控制所述目标地址锁存器遍历输出所有的测试模式信号
。3.
根据权利要求2所述的测试电路检查方法,其特征在于,在向所述测试电路依次发送预设数量的所述子地址信号之后,所述方法还包括:对所述目标地址锁存器进行重置处理
。4.
根据权利要求2所述的测试电路检查方法,其特征在于,所述对所述测试模式信号进行分析,确定所述测试电路中的若干个地址锁存器是否存在错误,包括:在向所述测试电路发送所述主地址信号之后,确定目标地址锁存器和目标数量;基于第一设计参数对所述目标地址锁存器和所述目标数量进行分析,确定所述测试电路中的若干个地址锁存器是否存在第一类错误;其中,所述第一类错误是指地址锁存器的主地址配置错误,或者地址锁存器的位置放置错误,或者预设区域中漏放地址锁存器
。5.
根据权利要求4所述的测试电路检查方法,其特征在于,所述目标数量包括第一目标数量和第二目标数量,所述第一目标数量是指所述目标地址锁存器的数量,所述第二目标数量是指属于所述预设区域的所述目标地址锁存器的数量;所述基于第一设计参数对所述目标地址锁存器和所述目标数量进行分析,确定所述测试电路中的若干个地址锁存器是否存在第一类错误,包括:根据预设关联关系,确定所述测试模式信号对应的目标位置信息;其中,所述预设关联关系用于指示所述测试电路中每一测试模式信号的电路位置信息;对所述目标位置信息进行关键字匹配处理,确定所述目标地址锁存器;以及基于所述目标位置信息,确定所述第一目标数量和所述第二目标数量
。6.
根据权利要求2所述的测试电路检查方法,其特征在于,所述对所述测试模式信号进行分析,确定所述测试电路中的若干个地址锁存器是否存在错误,还包括:在向所述测试电路依次发送预设数量的所述子地址信号之后,根据所述测试电路输出的测试模式信号,确定所述目标地址锁存器的信号值数组;基于第二设计参数对所述信号值数组进行分析,确定所述测试电路中的若干个地址锁存器是否存在第二类错误;
其中,所述第二类错误是指地址锁存器的初始值配置错误
。7.
根据权利要求6所述的测试电路检查方法,其特征在于,所述根据所述测试电路输出的测试模式信号,确定所述目标地址锁存器的信号值数组,包括:在向所述测试电路发送一个所述子地址信号之后,根据所述测试电路输出的测试模式信号,确定所述目标地址锁存器中对应的输出管脚的电平状态;对所述目标地址锁存器中对应的输出管脚的电平状态进行二进制转化处理,得到所述信号值数组中的一个信号值;在向所述测试电路依次发送预设数量的所述子地址信号之后,得到所述信号值数组
。8.
根据权利要求2所述的测试电路检查方法,其...

【专利技术属性】
技术研发人员:史腾赵康
申请(专利权)人:长鑫存储技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1