称电子装置制造方法及图纸

技术编号:38193105 阅读:7 留言:0更新日期:2023-07-20 21:12
本揭露提供一种电子装置,包括数组基板。数组基板包括第一栅极线、第二栅极线、第三栅极线、第一像素单元、第二像素单元、第三像素单元以与门极驱动电路。第三栅极线设置于第一栅极线和第二栅极线之间。第一像素单元电性连接于第一栅极线和数据线。第二像素单元电性连接于第二栅极线和数据线。第三像素单元电性连接于第三栅极线和数据线。栅极驱动电路电性连接于第一栅极线、第二栅极线、和第三栅极线。栅极驱动电路依时间顺序对于第一像素单元提供第一栅极驱动信号,对于第二像素单元提供第二栅极驱动信号,且对于第三像素单元提供第三栅极驱动信号。驱动信号。驱动信号。

【技术实现步骤摘要】
称电子装置


[0001]本揭露涉及一种电子装置。

技术介绍

[0002]在一些产品中,电子装置采用双栅极线的布局设计有助于减轻数据驱动电路的使用量。不过,这种设计仍存在一些尚待改善的地方。

技术实现思路

[0003]本揭露提供一种电子装置,可提供良好的显示效果。
[0004]根据本揭露的实施例,一种电子装置包括数组基板。数组基板包括:第一栅极线、第二栅极线、和第三栅极线,且第三栅极线设置于第一栅极线和第二栅极线之间;数据线;第一像素单元电性连接于第一栅极线和数据线;第二像素单元电性连接于第二栅极线和数据线;第三像素单元电性连接于第三栅极线和数据线;栅极驱动电路电性连接于第一栅极线、第二栅极线、和第三栅极线,且栅极驱动电路依时间顺序对于第一像素单元提供第一栅极驱动信号,对于第二像素单元提供第二栅极驱动信号,对于第三像素单元提供第三栅极驱动信号。
[0005]为让本揭露的上述特征和优点能更明显易懂,下文特举实施方式,并配合附图作详细说明如下。
附图说明
[0006]包含附图以便进一步理解本揭露,且附图并入本说明书中并构成本说明书的一部分。附图说明本揭露的实施例,并与描述一起用于解释本揭露的原理。
[0007]图1为本揭露一实施例的电子装置的示意图;
[0008]图2为本揭露一实施例的电子装置的部分驱动波形示意图;
[0009]图3与图4为本揭露一实施例的电子装置的示意图与驱动波形示意图;
[0010]图5为本揭露一实施例的电子装置的驱动波形的示意图;
[0011]图6与图7为本揭露一实施例的电子装置的示意图与驱动波形示意图;
[0012]图8为本揭露一实施例的电子装置的遮光层的局部上视示意图;
[0013]图9到图12为本揭露数个实施例的电子装置的局部剖面示意图。
具体实施方式
[0014]现将详细地参考本揭露的示范性实施例,示范性实施例的实例说明于附图中。只要有可能,相同组件符号在附图和描述中用来表示相同或相似部分。
[0015]本揭露中所叙述的一结构(或层别、组件、基材)位于另一结构(或层别、组件、基材)之上/上方,可以指二结构相邻且直接连接,或是可以指二结构相邻而非直接连接,非直接连接是指二结构之间具有至少一中介结构(或中介层别、中介组件、中介基材、中介间
隔),一结构的下侧表面相邻或直接连接于中介结构的上侧表面,另一结构的上侧表面相邻或直接连接于中介结构的下侧表面,而中介结构可以是单层或多层的实体结构或非实体结构所组成,并无限制。在本揭露中,当某结构设置在其它结构“上”时,有可能是指某结构“直接”在其它结构上,或指某结构“间接”在其它结构上,即某结构和其它结构间还夹设有至少一结构。
[0016]本揭露中所叙述的电性连接或耦接,皆可以指直接连接或间接连接,于直接连接的情况下,两电路上组件的端点直接连接或以一导体线段互相连接,而于间接连接的情况下,两电路上组件的端点之间具有开关、二极管、电容、电感、电阻、其他适合的组件、或上述组件的组合,但不限于此。
[0017]在本揭露中,厚度、长度与宽度的测量方式可以是采用光学显微镜测量而得,厚度则可以由电子显微镜中的剖面图像测量而得,但不以此为限。另外,任两个用来比较的数值或方向,可存在着一定的误差。若第一值等于第二值,其隐含着第一值与第二值之间可存在着约10%或5%或3%的误差。
[0018]须知悉的是,以下所举实施例可以在不脱离本揭露的精神下,可将数个不同实施例中的特征进行替换、重组、混合以完成其他实施例。各实施例间特征只要不违背专利技术精神或相冲突,均可任意混合搭配使用。
[0019]图1为本揭露一实施例的电子装置的示意图。在图1中,电子装置100包括数组基板110。数组基板110包括第一栅极线G1、第二栅极线G2、和第三栅极线G3,还包括数据线DL、第一像素单元P1、第二像素单元P2、第三像素单元P3以与门极驱动电路120。第三栅极线G3设置于第一栅极线G1和第二栅极线G2之间。第一像素单元P1电性连接于第一栅极线G1和数据线DL,第二像素单元P2电性连接于第二栅极线G2和数据线DL,而第三像素单元P3电性连接于第三栅极线G3和数据线DL。栅极驱动电路120电性连接第一栅极线G1、第二栅极线G2和第三栅极线G3。另外,栅极驱动电路120依时间顺序对于第一像素单元P1提供第一栅极驱动信号,对于第二像素单元P2提供第二栅极驱动信号,对于第三像素单元P3提供第三栅极驱动信号。在本实施例中,数组基板110还可包括数据驱动电路130。数据驱动电路130电性连接于数据线DL,以对于第一像素单元P1提供第一数据信号,并对于第二像素单元P2提供第二数据信号。
[0020]如图1所示,数组基板110可包括多条线路,沿第一方向D1延伸的线路可包括栅极线,例如第一栅极线G1、第二栅极线G2以及第三栅极线G3,而沿第二方向D2延伸的线路可包括数据线DL。第一方向D1与第二方向D2不同。在一些实施例中,第一方向D1与第二方向D2可相互垂直,但不以此为限。在本实施例中,第一栅极线G1、第三栅极线G3与第二栅极线G2为数组基板110上其中三条彼此依序相邻的栅极线。因此,第一栅极线G1与第三栅极线G3之间并没有其他的栅极线(用于传递栅极驱动信号的线路),且第三栅极线G3与第二栅极线G2之间也没有其他的栅极线(用于传递栅极驱动信号的线路)。
[0021]另外,数组基板110可包括沿第一方向D1与第二方向D2排列成数组的多个像素单元P。以下,先以这些像素单元P中的第一像素单元P1、第二像素单元P2以及第三像素单元P3来说明。在本实施例中,第一像素单元P1和第三像素单元P3沿着第一方向D1相邻设置。第一像素单元P1与第三像素单元P3可以位于第一栅极线G1与第三栅极线G3之间,且第一像素单元P1与第三像素单元P3位于数据线DL的相对两侧。第一像素单元P1和第二像素单元P2沿着
第二方向D2相邻设置。第三栅极线G3与第二栅极线G2都位于第一像素单元P1与第二像素单元P2之间,且第一像素单元P1与第二像素单元P2位于数据线DL的同一侧。在本实施例中,第三栅极线G3和第二栅极线G2沿着第二方向D2的距离GD1小于第三栅极线G3和第一栅极线G1沿着第二方向D2的距离GD2。
[0022]第一像素单元P1与第三像素单元P3位于数据线DL的相对两侧,但都电性连接数据线DL。同时,第一像素单元P1电性连接于第一栅极线G1而第三像素单元P3电性连接于第三栅极线G3。在一些实施例中,第一像素单元P1、第二像素单元P2与第三像素单元P3各自可包括主动组件(未示出)以及与主动组件连接的像素电极(未示出),且主动组件例如可为晶体管,主动组件可包括栅极、源极与漏极。栅极可连接对应的栅极线,漏极可连接对应的数据线。例如,第一像素单元P1中的栅极可连接对应的栅极线G1,漏极可连接对应的数据线DL。在一些实施例中,电子装置100用于提供显示功能时,像素电极的电信号可用于驱动显示层本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种电子装置,其特征在于,包括:数组基板,所述数组基板包括:第一栅极线、第二栅极线、和第三栅极线,所述第三栅极线设置于所述第一栅极线和所述第二栅极线之间;数据线;第一像素单元,电性连接于所述第一栅极线和所述数据线;第二像素单元,电性连接于所述第二栅极线和所述数据线;第三像素单元,电性连接于所述第三栅极线和所述数据线;以及栅极驱动电路,电性连接于所述第一栅极线、所述第二栅极线、和所述第三栅极线,且依时间顺序对于所述第一像素单元提供第一栅极驱动信号,对于所述第二像素单元提供第二栅极驱动信号,对于所述第三像素单元提供第三栅极驱动信号。2.根据权利要求1所述的电子装置,其特征在于,所述第一像素单元和所述第三像素单元沿着第一方向相邻设置。3.根据权利要求1所述的电子装置,其特征在于,所述第一像素单元和所述第二像素单元沿着第二方向相邻设置。4.根据权利要求1所述的电子装置,其特征在于,还包括数据驱动电路,电性连接于所述数据线,以对于所述第一像素单元提供第一数据信号,并对于所述第二像素单元提供第二数据信号,其中所述第一数据信号和所述第二数据信号具有相反极性。5.根据权利要求1所述的电子装置,其特征在于,还包括数据驱动电路,电性连接于所述数...

【专利技术属性】
技术研发人员:邱湛峰谢明峰王俪瑾蔡孟璋
申请(专利权)人:群创光电股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1