阵列基板和显示面板制造技术

技术编号:38144460 阅读:7 留言:0更新日期:2023-07-08 10:01
本申请提供了一种阵列基板和显示面板。阵列基板具有显示区和非显示区,多条数据线和多条扫描线纵横交错限定多个像素单元;行扫描驱动电路包括多个级联的扫描驱动单元,且位于非显示区;行扫描驱动电路包括多个驱动单元组,每个驱动单元组包括至少两个沿像素单元的行方向并排设置的扫描驱动单元;每个驱动单元组在像素单元的列方向上横跨至少两行像素单元。通过将多个级联的扫描驱动单元沿扫描线的延伸方向并排设置于非显示区,且横跨至少两行像素单元,使得单个扫描驱动单元可以横跨至少两行像素单元,以增加单个扫描驱动单元的设计高度,从而在像素密度提升使像素单元的行间距减小时,不影响扫描驱动单元的设置。不影响扫描驱动单元的设置。不影响扫描驱动单元的设置。

【技术实现步骤摘要】
阵列基板和显示面板


[0001]本申请涉及显示
,特别是涉及一种阵列基板和显示面板。

技术介绍

[0002]当无机微发光二极管(Micro Light Emitting Diode,Micro LED)被应用到近眼显示,如AR/VR时,Micro LED显示器的像素密度(Pixels Per Inch,PPI)会变大且相当大(数百~数万,甚至更大),此时,Micro LED背板驱动电路的设计空间会变得非常局限,特别是针对像素单元的行扫描驱动电路。
[0003]当像素密度增大时,每一行像素单元的高度会减小,使得留给行扫描驱动电路的设计高度h会逐渐减小,当h小到无法正常设计行像素驱动电路时,行扫描驱动电路的设计就影响到了像素密度的继续提升,因此,亟需一种行扫描驱动电路的设计方法,以解决以上技术问题。

技术实现思路

[0004]本申请主要解决的技术问题是提供一种阵列基板和显示面板,解决现有技术中行扫描驱动电路的设计影响像素密度的提升的问题。
[0005]为了解决上述技术问题,本申请提供的第一个技术方案为:提供一种阵列基板,所述阵列基板具有显示区和非显示区,所述阵列基板包括:多条数据线和多条扫描线,多条所述数据线和多条所述扫描线纵横交错限定多个像素单元;定义所述扫描线的延伸方向为所述像素单元的行方向,定义所述数据线的延伸方向为所述像素单元的列方向;行扫描驱动电路,包括多个级联的扫描驱动单元,且位于所述非显示区;其中,所述行扫描驱动电路包括多个驱动单元组,每个所述驱动单元组包括至少两个沿所述像素单元的行方向并排设置的扫描驱动单元;每个所述驱动单元组在所述像素单元的列方向上横跨至少两行所述像素单元。
[0006]其中,在每个所述驱动单元组中,所述扫描驱动单元的个数与所述驱动单元组横跨的所述像素单元的行数相同;所述行扫描驱动电路位于所述显示区沿所述像素单元的行方向上的一侧;所述行扫描驱动电路依次对对应的所述扫描线输出行扫描信号;或,所述行扫描驱动电路包括分别位于所述显示区沿所述像素单元的行方向上的相对两侧的第一行扫描驱动电路和第二行扫描驱动电路;所述第一行扫描驱动电路和所述第二行扫描驱动电路分别依次对对应的所述扫描线输出所述行扫描信号;所述第一行扫描驱动电路中的所述扫描驱动单元与所述第二行扫描驱动电路中对应的所述扫描驱动单元共同对同一所述扫描线输出所述行扫描信号。
[0007]其中,位于所述显示区同一侧的所述扫描驱动电路中每个所述驱动单元组中的所
述扫描驱动单元的级联顺序相同;所述驱动单元组包括m个所述扫描驱动单元;第n级扫描驱动单元对第n行所述扫描线输出所述行扫描信号,所述第n级扫描驱动单元与第n

m行所述扫描线连接,以将所述第n

m行的所述行扫描信号作为输入信号;所述第n级扫描驱动单元与第n+m行所述扫描线连接,以将所述第n+m行的所述行扫描信号作为复位信号;其中,m为大于1的自然数,n为大于m的自然数。
[0008]其中,所述行扫描驱动电路包括分别位于所述显示区沿所述像素单元的行方向上的相对两侧的第一行扫描驱动电路和第二行扫描驱动电路;所述第一行扫描驱动电路依次对对应的奇数行所述扫描线输出行扫描信号;所述第二行扫描驱动电路依次对对应的偶数行所述扫描线输出所述行扫描信号;在每个所述驱动单元组中,所述扫描驱动单元的个数是所述驱动单元组横跨的所述像素单元的行数的一半。
[0009]其中,位于所述显示区同一侧的所述扫描驱动电路中每个所述驱动单元组中的所述扫描驱动单元的级联顺序相同;所述驱动单元组包括m个所述扫描驱动单元;第n级扫描驱动单元对第n行所述扫描线输出所述行扫描信号,所述第n级扫描驱动单元与第n

2m行所述扫描线连接,以将所述第n

2m行的所述行扫描信号作为输入信号;所述第n级扫描驱动单元与第n+2m行所述扫描线连接,以将所述第n+2m行的所述行扫描信号作为复位信号;其中,m为大于1的自然数,n为大于2m的自然数。
[0010]其中,所述行扫描驱动电路还包括至少一个时钟信号线组;每个所述时钟信号线组包括第一时钟信号线和第二时钟信号线;每个所述时钟信号线组中的所述第一时钟信号线的时序与所述第二时钟信号线的时序相差1/2个周期。
[0011]其中,所述行扫描驱动电路仅位于所述显示区沿所述像素单元的行方向的一侧;所述行扫描驱动电路包括一个所述时钟信号线组,奇数行所述扫描线对应的所述扫描驱动单元与所述第一时钟信号线连接,偶数行所述扫描线对应的所述扫描驱动单元与所述第二时钟信号线连接。
[0012]其中,所述行扫描驱动电路包括位于所述显示区沿所述像素单元的行方向的相对两侧的第一行扫描驱动电路和第二行扫描驱动电路;所述第一行扫描驱动电路和所述第二行扫描驱动电路均包括一个所述时钟信号线组;所述第一行扫描驱动电路中的所述扫描驱动单元和所述第二行扫描驱动电路中对应的所述扫描驱动单元共同对同一所述扫描线输出行扫描信号,所述第一行扫描驱动电路中的所述第一时钟信号线的时序与所述第二行扫描驱动电路中的所述第一时钟信号线的时序相同,所述第一行扫描驱动电路中的所述第二时钟信号线的时序与所述第二行扫描驱动电路中的所述第二时钟信号线的时序相同。
[0013]其中,所述行扫描驱动电路包括位于所述显示区沿所述像素单元的行方向的相对两侧的第一行扫描驱动电路和第二行扫描驱动电路;所述第一行扫描驱动电路和所述第二行扫描驱动电路均包括一个所述时钟信号线组;所述第一行扫描驱动电路依次对对应的奇数行所述扫描线输出行扫描信号,所述第二行扫描驱动电路依次对对应的偶数行所述扫描线输出所述行扫描信号;奇数行所述扫描线对应的所述扫描驱动单元与所述第一时钟信号线连接,偶数行所述扫描线对应的所述扫描驱动单元与所述第二时钟信号线连接;所述第一行扫描驱动电路中的所述第一时钟信号线的时序比所述第二行扫描驱动电路中的所述第一时钟信号线的时序提前1/4个周期,所述第一行扫描驱动电路中的所述第二时钟信号
线的时序比所述第二行扫描驱动电路中的所述第二时钟信号线的时序提前1/4个周期。
[0014]其中,位于所述显示区沿所述像素单元的行方向的一侧的所述行扫描驱动电路包括k个所述时钟信号线组,级联的每个所述扫描驱动单元依次连接对应的一个所述时钟信号线组;k个所述时钟信号线组中的每条所述第一时钟信号线的时序比前一个所述第一时钟信号线的时序滞后1/2k个周期;k个所述时钟信号线组中的每条所述第二时钟信号线的时序比前一个所述第二时钟信号线的时序滞后1/2k个周期;其中,k为大于1的自然数。
[0015]其中,所述行扫描驱动电路仅位于所述显示区沿所述像素单元的行方向的一侧。
[0016]其中,所述行扫描驱动电路包括位于所述显示区沿所述像素单元的行方向的相对两侧的第一行扫描驱动电路和第二行扫描驱动电路;所述第一行扫描驱动电路中的所述扫描驱动单元与所述第二行扫描驱动电路中对应的所述扫描驱动单元共同对同一所述扫描线输出行扫描信号;连本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种阵列基板,所述阵列基板具有显示区和非显示区,所述阵列基板包括:多条数据线和多条扫描线,多条所述数据线和多条所述扫描线纵横交错限定多个像素单元;定义所述扫描线的延伸方向为所述像素单元的行方向,定义所述数据线的延伸方向为所述像素单元的列方向;行扫描驱动电路,包括多个级联的扫描驱动单元,且位于所述非显示区;其特征在于,所述行扫描驱动电路包括多个驱动单元组,每个所述驱动单元组包括至少两个沿所述像素单元的行方向并排设置的扫描驱动单元;每个所述驱动单元组在所述像素单元的列方向上横跨至少两行所述像素单元。2.根据权利要求1所述的阵列基板,其特征在于,在每个所述驱动单元组中,所述扫描驱动单元的个数与所述驱动单元组横跨的所述像素单元的行数相同;所述行扫描驱动电路位于所述显示区沿所述像素单元的行方向上的一侧;所述行扫描驱动电路依次对对应的所述扫描线输出行扫描信号;或,所述行扫描驱动电路包括分别位于所述显示区沿所述像素单元的行方向上的相对两侧的第一行扫描驱动电路和第二行扫描驱动电路;所述第一行扫描驱动电路和所述第二行扫描驱动电路分别依次对对应的所述扫描线输出所述行扫描信号;所述第一行扫描驱动电路中的所述扫描驱动单元与所述第二行扫描驱动电路中对应的所述扫描驱动单元共同对同一所述扫描线输出所述行扫描信号。3.根据权利要求2所述的阵列基板,其特征在于,位于所述显示区同一侧的所述扫描驱动电路中每个所述驱动单元组中的所述扫描驱动单元的级联顺序相同;所述驱动单元组包括m个所述扫描驱动单元;第n级扫描驱动单元对第n行所述扫描线输出所述行扫描信号,所述第n级扫描驱动单元与第n

m行所述扫描线连接,以将所述第n

m行的所述行扫描信号作为输入信号;所述第n级扫描驱动单元与第n+m行所述扫描线连接,以将所述第n+m行的所述行扫描信号作为复位信号;其中,m为大于1的自然数,n为大于m的自然数。4.根据权利要求1所述的阵列基板,其特征在于,所述行扫描驱动电路包括分别位于所述显示区沿所述像素单元的行方向上的相对两侧的第一行扫描驱动电路和第二行扫描驱动电路;所述第一行扫描驱动电路依次对对应的奇数行所述扫描线输出行扫描信号;所述第二行扫描驱动电路依次对对应的偶数行所述扫描线输出所述行扫描信号;在每个所述驱动单元组中,所述扫描驱动单元的个数是所述驱动单元组横跨的所述像素单元的行数的一半。5.根据权利要求4所述的阵列基板,其特征在于,位于所述显示区同一侧的所述扫描驱动电路中每个所述驱动单元组中的所述扫描驱动单元的级联顺序相同;所述驱动单元组包括m个所述扫描驱动单元;第n级扫描驱动单元对第n行所述扫描线输出所述行扫描信号,所述第n级扫描驱动单元与第n

2m行所述扫描线连接,以将所述第n

2m行的所述行扫描信号作为输入信号;所述第n级扫描驱动单元与第n+2m行所述扫描线连接,以将所述第n+2m行的所述行扫描信号作为复位信号;其中,m为大于1的自然数,n为大于2m的自然数。6.根据权利要求1所述的阵列基板,其特征在于,所述行扫描驱动电路还包括至少一个时钟信号线组;每个所述时钟信号线组包括第一时钟信号线和第二时钟信号线;每个所述时钟信号线组中的所述第一时钟信号线的时序与所述第二时钟信号线的时序相差1/2个周
期。7.根据权利要求6所述的阵列基板,其特征在于,所述行扫描驱动电路仅位于所述显示区沿所述像素单元的行方向的一侧;所述行扫描驱动电路包括一个所述时钟信号线组,奇数行所述扫描线对应的所述扫描驱动单元与所述第一时钟信号线连接,偶数行所述扫描线对应的所述扫描驱动单元与所述第二时钟信号线连接。8.根据权利要求6所述的阵列基板,其特征在于,所述行扫描驱动电路包括位于所述显示区沿所述像素单元的行方向的相对两侧的第一行扫描驱动电路和第二行扫描驱动电路;所述第一行扫描驱动电路...

【专利技术属性】
技术研发人员:李泽尧叶利丹
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1