N沟道和P沟道逻辑电平场效应管及封装组件制造技术

技术编号:36281399 阅读:20 留言:0更新日期:2023-01-07 10:39
本实用新型专利技术公开一种N沟道和P沟道逻辑电平场效应管及封装组件,通过对现有的逻辑电平电路进行封装,即对功能模块前涉及的N沟道场效应管和P沟道场效应管所组成的逻辑电平电路进行装配为芯片,使其高密度集成化,即保证了逻辑电平电路在模块化服务器上的所占用面积的缩小,又保证了功能模块在管理模块重上电时的正常运行,避免了电路板走线空间和接口空间的浪费的问题,同时集成的逻辑电平场效应管简化了生产流程,避免了不必要的生产安装流程增加的情况。加的情况。加的情况。

【技术实现步骤摘要】
N沟道和P沟道逻辑电平场效应管及封装组件


[0001]本技术涉及封装组件
,特别涉及一种N沟道和P沟道逻辑电平场效应管及封装组件。

技术介绍

[0002]为了增强模块化服务器的可靠性和稳定性,通常在管理模块和功能模块之间接入逻辑电平电路,以在管理模块进行重上电操作时,功能模块能够进行一次高电平向低电平的转换,从而避免管理模块重上电的操作导致的功能模块复位的问题。
[0003]但由多个元器件组成的逻辑电平电路中的增加会存在占用电路板面积,存在宝贵的电路板走线空间和接口空间的浪费,进而降低模块化服务器集成度的情况。

技术实现思路

[0004]本技术的主要目的是提出一种N沟道和P沟道逻辑电平场效应管及封装组件,旨在解决逻辑电平电路存在的多元器件导致的电路板空间多浪费和模块化服务器低集成的技术问题。
[0005]为实现上述目的,本技术提出一种N沟道和P沟道逻辑电平场效应管,所述N沟道和P沟道逻辑电平场效应管包括第一逻辑电平单元和第二逻辑电平单元;
[0006]所述第一逻辑电平单元和所述第二逻辑电平单元并联;
[0007]所述第一逻辑电平单元的栅极为所述N沟道和P沟道逻辑电平场效应管的引脚1;
[0008]所述第二逻辑电平单元的栅极为所述N沟道和P沟道逻辑电平场效应管的引脚2。
[0009]可选地,所述第一逻辑电平单元包括第一P沟道场效应管;
[0010]所述第一P沟道场效应管的栅极为所述N沟道和P沟道逻辑电平场效应管的引脚1,所述第一P沟道场效应管的源极接入预设电源电压。
[0011]可选地,所述第一逻辑电平单元还包括第一N沟道场效应管;
[0012]所述第一N沟道场效应管的栅极与所述第一P沟道场效应管的漏极相接,所述第一N沟道场效应管的漏极接入所述预设电源电压。
[0013]可选地,所述第一N沟道场效应管的第一源极为所述N沟道和P沟道逻辑电平场效应管的引脚5,所述第一N沟道场效应管的第二源极为所述N沟道和P沟道逻辑电平场效应管的引脚6。
[0014]可选地,所述第二逻辑电平单元包括第二N沟道场效应管;
[0015]所述第二N沟道场效应管的栅极为所述N沟道和P沟道逻辑电平场效应管的引脚2,所述第二N沟道场效应管的漏极接入所述预设电源电压。
[0016]可选地,所述第二逻辑电平单元还包括第二P沟道场效应管;
[0017]所述第二P沟道场效应管的栅极与所述第二N沟道场效应管的源极相接,所述第二P沟道场效应管的源极接入所述预设电源电压。
[0018]可选地,所述第二P沟道场效应管的第一漏极为所述N沟道和P沟道逻辑电平场效
应管的引脚7,所述第二P沟道场效应管的第二漏极为所述N沟道和P沟道逻辑电平场效应管的引脚8。
[0019]可选地,所述N沟道和P沟道逻辑电平场效应管还包括第一电阻、第二电阻、第三电阻和第四电阻;
[0020]所述第一电阻接在所述第一N沟道场效应管的第一源极上,所述第二电阻接在所述第一N沟道场效应管的第二源极上,所述第三电阻接在所述第二P沟道场效应管的第一漏极上,所述第四电阻接在所述第二P沟道场效应管的第二漏极上。
[0021]可选地,所述N沟道和P沟道逻辑电平场效应管的封装结构的封装类型为COB封装。
[0022]本实施例还提出一种封装组件,所述封装组件包括如上所述的N沟道和P沟道逻辑电平场效应管,所述N沟道和P沟道逻辑电平场效应管包括第一逻辑电平单元和第二逻辑电平单元;
[0023]所述第一逻辑电平单元和所述第二逻辑电平单元并联;
[0024]所述第一逻辑电平单元的栅极为所述N沟道和P沟道逻辑电平场效应管的引脚1;
[0025]所述第二逻辑电平单元的栅极为所述N沟道和P沟道逻辑电平场效应管的引脚2。
[0026]本技术技术方案通过将原有的逻辑电平电路划分为第一逻辑电平单元和第二逻辑电平单元,并对第一逻辑电平单元和第二逻辑电平单元进行芯片形式的集成,将第一逻辑电平单元的栅极、源极和漏极作为芯片引脚,即N沟道和P沟道逻辑电平场效应管的引脚1和引脚3进行引出,将第二逻辑电平单元的栅极、源极和漏极作为芯片引脚,即N沟道和P沟道逻辑电平场效应管的引脚2和引脚4进行引出,进而使得逻辑电平电路实现集成化,即保证了逻辑电平电路在模块化服务器上的所占用面积的缩小,又保证了功能模块在管理模块重上电时的正常运行,避免了电路板走线空间和接口空间的浪费的问题,同时集成的逻辑电平场效应管简化了生产流程,避免了不必要的生产安装流程增加的情况。
附图说明
[0027]为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。
[0028]图1为本技术N沟道和P沟道逻辑电平场效应管的内部组件连接示意图;
[0029]图2为本技术N沟道和P沟道逻辑电平场效应管的封装示意图。
[0030]附图标号说明:
[0031][0032][0033]本技术目的的实现、功能特点及可点将结合实施例,参照附图做进一步说明。
具体实施方式
[0034]下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术的一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
[0035]需要说明,若本技术实施例中有涉及方向性指示(诸如上、下、左、右、前、后
……
),则该方向性指示仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。
[0036]另外,若本技术实施例中有涉及“第一”、“第二”等的描述,则该“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本技术要求的保护范围之内。
[0037]本技术提出一种N沟道和P沟道逻辑电平场效应管。
[0038]在本技术一实施例中,如图1和图2所示,所述N沟道和P沟道逻辑电平场效应管包括第一逻辑电平单元10和第二逻辑电平单元20;
[0039]所述第一逻辑电平单元10和所述第二逻辑电平单元20并联;所述第一逻辑电平单元10的栅极为本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种N沟道和P沟道逻辑电平场效应管,其特征在于,所述N沟道和P沟道逻辑电平场效应管包括第一逻辑电平单元和第二逻辑电平单元;所述第一逻辑电平单元和所述第二逻辑电平单元并联;所述第一逻辑电平单元的栅极为所述N沟道和P沟道逻辑电平场效应管的引脚1;所述第二逻辑电平单元的栅极为所述N沟道和P沟道逻辑电平场效应管的引脚2。2.如权利要求1所述的N沟道和P沟道逻辑电平场效应管,其特征在于,所述第一逻辑电平单元包括第一P沟道场效应管;所述第一P沟道场效应管的栅极为所述N沟道和P沟道逻辑电平场效应管的引脚1,所述第一P沟道场效应管的源极接入预设电源电压。3.如权利要求2所述的N沟道和P沟道逻辑电平场效应管,其特征在于,所述第一逻辑电平单元还包括第一N沟道场效应管;所述第一N沟道场效应管的栅极与所述第一P沟道场效应管的漏极相接,所述第一N沟道场效应管的漏极接入所述预设电源电压。4.如权利要求3所述的N沟道和P沟道逻辑电平场效应管,其特征在于,所述第一N沟道场效应管的第一源极为所述N沟道和P沟道逻辑电平场效应管的引脚5,所述第一N沟道场效应管的第二源极为所述N沟道和P沟道逻辑电平场效应管的引脚6。5.如权利要求4所述的N沟道和P沟道逻辑电平场效应管,其特征在于,所述第二逻辑电平单元包括第二N沟道场效应管;所述第二N沟道场效应管的栅极为所述N沟...

【专利技术属性】
技术研发人员:周战波曾学辉
申请(专利权)人:佛山市尼博微电子有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1