一种芯片的布局结构及晶圆的切割方法技术

技术编号:35274751 阅读:28 留言:0更新日期:2022-10-19 10:52
本发明专利技术提供了一种芯片的布局结构及晶圆的切割方法。其中,芯片的布局结构包括:排布在晶圆上的多个芯片阵列,每个所述芯片阵列中排布有多个芯片,相邻的芯片之间通过切割道相互分隔,每个所述芯片阵列内还设置有集成区域,所述集成区域用于集成所述芯片阵列内的测试结构和/或标记结构。本发明专利技术提供的芯片的布局结构中,将每个芯片阵列内的大部分、甚至全部的测试结构和/或标记结构集中放置在集成区域中,减少了切割道中需要布局的结构数量,以缩小切割道的尺寸,从而可减小切割道占用的面积,增大晶圆的可用区域的面积,提高晶圆上可布局的芯片数量。布局的芯片数量。布局的芯片数量。

【技术实现步骤摘要】
一种芯片的布局结构及晶圆的切割方法


[0001]本专利技术涉及半导体制造
,特别涉及一种芯片的布局结构及晶圆的切割方法。

技术介绍

[0002]随着半导体技术的不断发展,芯片的尺寸也在不断地缩小。然而,当技术节点进入到14纳米甚至更小时,生产成本将大幅度地提高。此时,在现有技术节点的条件下,通过不同的方式降低生产成本以提高生产厂家的市场竞争力,例如提高每个晶圆上的芯片数量,成为一种新的发展趋势。
[0003]现有的芯片制造工艺中,在晶圆上相邻两个芯片之间形成有切割道,且将所有电性特征的测试结构和工艺标记等全部置于切割道内,用于实现对晶圆的测试和定位。由于需要设置测试结构和工艺标记,现有的切割道宽度一般为80微米~60微米。但是,随着单个芯片的面积的缩小,晶圆上芯片的密度随之增大,此时由切割道所造成的面积损失也越来越不可忽视。

技术实现思路

[0004]本专利技术的目的在于提供一种芯片的布局结构及晶圆的切割方法,以解决现有的晶圆上芯片之间的切割道占用的面积较大的问题。
[0005]为解决上述技术问题,本专利技术提供一种芯片的布局结构,包括:排布在晶圆上的多个芯片阵列,每个所述芯片阵列中排布有多个芯片,相邻的芯片之间通过切割道相互分隔;以及,每个所述芯片阵列内还设置有集成区域,所述集成区域用于集成所述芯片阵列内的测试结构和/或标记结构。
[0006]可选的,所述切割道的宽度小于等于30微米。
[0007]可选的,所述集成区域与相邻的芯片之间通过切割道相互分隔。
>[0008]可选的,所述集成区域设置在所述芯片阵列的顶角位置。
[0009]可选的,所述集成区域包括矩形的第一区域和矩形的第二区域,所述第一区域与所述第二区域布置成直角状,并设置在所述芯片阵列的一直角位置上。
[0010]可选的,所述集成区域围绕在所述芯片阵列的外周。
[0011]可选的,所述芯片阵列中还排布有至少一个测试芯片,所述测试芯片中集成有所述芯片阵列中的至少部分芯片的良率测试结构,用于对相应芯片进行良率测试。
[0012]本专利技术还提供了一种晶圆的切割方法,其特征在于,包括:
[0013]提供一个晶圆,所述晶圆具有上述的芯片的布局结构,相邻的芯片之间通过切割道相互分隔;
[0014]对所述切割道进行切割以得到多个所述芯片。
[0015]可选的,对所述切割道进行切割之前还包括:刻蚀所述切割道以形成切割槽;
[0016]以及,对所述述切割道进行切割时,沿着所述切割槽进行切割,以得到多个所述芯
片。
[0017]可选的,所述切割槽的深度为1微米

3微米。
[0018]本专利技术提供的芯片的布局结构中,将每个芯片阵列内的大部分、甚至全部的测试结构和/或标记结构集中放置在集成区域中,减少了切割道中需要布局的结构数量,以缩小切割道的尺寸,从而可减小切割道占用的面积,增大晶圆的可用区域的面积,提高晶圆上可布局的芯片数量。
[0019]进一步的,针对如上所述的芯片的布局结构而言,在进行晶圆切割时,可先对切割道进行刻蚀以减小切割道的厚度,再进行切割以得到多个芯片,有效解决了利用现有技术切割较窄的切割道时难度较大,且容易产生应力而导致芯片破损的问题,避免直接进行切割而对切割道附近产生较大应力而引起崩边和芯片破损的问题。
附图说明
[0020]图1为本专利技术一实施例提供的芯片阵列的布局结构示意图;
[0021]图2为本专利技术一实施例提供的芯片阵列的另一种布局结构示意图;
[0022]图3为本专利技术一实施例提供的芯片与测试芯片之间的连接示意图;
[0023]图4为本专利技术一实施例提供的切割道的结构示意图。
具体实施方式
[0024]本专利技术的核心思路在于提供一种芯片的布局结构及晶圆的切割方法,将每个芯片阵列内的大部分、甚至全部的测试结构和/或标记结构集中放置在集成区域中,减少切割道中需要布置的结构数量,以缩小切割道的尺寸,从而可减小切割道占用的面积,增大晶圆的可用区域的面积,提高晶圆上可布局的芯片数量。
[0025]以下结合附图和具体实施例对本专利技术提出的芯片的布局结构及晶圆的切割方法作进一步详细说明。根据下面说明和权利要求书,本专利技术的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本专利技术实施例的目的。
[0026]图1为本专利技术一实施例提供的芯片阵列的布局结构示意图。如图1所示,本实施例提供的芯片的布局结构包括:排布在晶圆上的多个芯片阵列100,每个所述芯片阵列100中排布有多个芯片120,相邻的芯片120之间通过切割道130相互分隔;以及,每个所述芯片阵列100内还设置有集成区域110,所述集成区域110用于集成所述芯片阵列100内的测试结构和/或标记结构。即,将每个芯片阵列中的大部分、甚至全部的测试结构和标记结构集中放置在集成区域中,使得原本设置在切割道中的测试结构和标记结构可以移出切割道,此时,则可在确保切割时不损坏芯片的情况下,尽可能地减小切割道的宽度,从而减少切割道占用的面积,相应的增大了晶圆上可布局的芯片数量。
[0027]本实施例中,所述切割道130中未设置有测试结构和标记结构,则可根据晶圆切割设备可实现的最小宽度进行设计,以使得晶圆切割设备能够顺利地对晶圆进行切割。例如,可使所述切割道130的宽度小于等于30微米,甚至可进一步缩减至20微米。
[0028]具体示例中,所述测试结构可包括用于实现晶圆可接受测试的测试结构和在线测试结构,例如包括:MOS晶体管、寄生MOS晶体、二极管和双极型晶体管等有源器件,以及方块
电阻、通孔接触电阻、金属导线电阻和电容等无源器件。所述标记结构例如为晶圆粗对准标记、晶圆细对准标记、关键尺寸对比条图形等,用于在光掩膜版的曝光处理中起到定位的作用。
[0029]进一步的,例如图1所示,晶圆上的多个芯片阵列100例如呈规则的阵列排布,且在相邻的两个芯片阵列100之间同样利用切割道130相互分隔。以及如上所述,每个芯片阵列100中,相邻的芯片120之间通过切割道130相互分隔,所述集成区域110与相邻的芯片130之间也由所述切割道130相互分隔。基于此,在进行切割工艺时,可先沿所述芯片阵列100之间的切割道130将晶圆切成一个个的芯片阵列100,然后,沿所述集成区域110与所述芯片120之间的切割道130和相邻芯片120之间的切割道130进行逐步切割,将所述集成区域110切除,并得到多个芯片120。
[0030]本实施例中,所述集成区域的布局,主要结合晶圆的尺寸,芯片阵列的尺寸、形状和数量,芯片的尺寸、形状和数量,以及测试结构和标记结构的尺寸、形状、数量等因素综合考虑,以确保所述集成区域的占用面积尽可能小,同时便于切割。
[0031]例如,将所述集成区域110设置在所述芯片阵列100的顶角位置。具体的,所述芯片阵列100中多个芯片呈矩形阵列排布,所述芯片本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种芯片的布局结构,其特征在于,包括:排布在晶圆上的多个芯片阵列,每个所述芯片阵列中排布有多个芯片,相邻的芯片之间通过切割道相互分隔;以及,每个所述芯片阵列内还设置有集成区域,所述集成区域用于集成所述芯片阵列内的测试结构和/或标记结构。2.如权利要求1所述的芯片的布局结构,其特征在于,所述切割道的宽度小于等于30微米。3.如权利要求1所述的芯片的布局结构,其特征在于,所述集成区域与相邻的芯片之间通过切割道相互分隔。4.如权利要求1所述的芯片的布局结构,其特征在于,所述集成区域设置在所述芯片阵列的顶角位置。5.如权利要求4所述的芯片的布局结构,其特征在于,所述集成区域包括矩形的第一区域和矩形的第二区域,所述第一区域与所述第二区域布置成直角状,并设置在所述芯片阵列的一直角位置上。6.如权利要求1所述的芯片的布局结构,其特征在于,所述...

【专利技术属性】
技术研发人员:赵阳邓建宁何亮亮
申请(专利权)人:上海华力微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1