脉冲工作周期自动修正装置及方法制造方法及图纸

技术编号:3411678 阅读:272 留言:0更新日期:2012-04-11 18:40
一种脉冲工作周期修正方法,其特征在于包含:    产生一输入补偿脉冲A;    产生一延迟周期脉冲B,由该输入补偿脉冲A延迟一时间而获得;及    产生一周期脉冲C,由该输入补偿脉冲A与该延迟周期脉冲B执行与逻辑运算获得。(*该技术在2023年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及一种,尤指一种能使周期脉冲信号的脉冲工作周期稳定于50%的自动修正装置及方法。
技术介绍
由于电子科技的发达,人们得以获得各种电子产品所带来的便利和享受,也丰富了人类的生活,人们也愈加依赖电子产品,因此电子产品的稳定性亦愈加重要。一般而言,在传播、处理电子数据时都要配合一定的脉冲,以正确的解析出数据中串行形式的内容,并协调处理的工作,因此在设计电子电路的输出/输入电路时,其工作脉冲工作周期的稳定性显得更为重要。然而,由于工作电压和工作温度变化的影响、不同的驱动模式、负载的效应或不当的电路设计,使得其工作脉冲工作周期会产生不稳定的现象,进而影响数据的传输和处理。在现有的脉冲工作周期修正装置中,通常利用一参考脉冲配合锁相回路的使用来稳定脉冲工作周期,或者利用一些控制电路来修正脉冲工作周期,但是上述参考脉冲的频率总是比所要调整的脉冲还高,而复杂的控制电路需要耗费更多的时间设计、修改。另外,也可更改金属氧化半导体(MOS)的大小或利用模拟电路的设计来修正脉冲工作周期,但是如此将容易形成电路的工作点偏离控制而发生故障,且要花费更多的时间去设计补偿电路。
技术实现思路
有鉴于此,本专利技术提供了一种,其不仅可以通过简易电路来调整输出脉冲的工作周期,亦可自我调整、修正输出脉冲的工作周期,且修正脉冲的分辨率更可精确至几十个微微秒(10-12Second;ps)。本专利技术提供了一种,利用脉冲宽度检测器,检测输入周期脉冲的高、低电位脉冲宽度关系,根据此关系,利用比较编码器,产生一修正延迟信号和一输出选择信号,延迟电路根据修正延迟信号,输出一落后于输入周期脉冲的延迟周期脉冲,将一输入补偿脉冲和延迟周期脉冲作一逻辑运算,输出两种周期脉冲,根据输出选择信号,以多任务器选择如何将输入周期脉冲和上述两种周期脉冲做一稳定比例的周期脉冲输出。本专利技术的技术方案是这样实现的一种脉冲工作周期修正方法,其特征在于包含产生一输入补偿脉冲A;产生一延迟周期脉冲B,由该输入补偿脉冲A延迟一时间而获得;及产生一周期脉冲C,由该输入补偿脉冲A与该延迟周期脉冲B执行与(AND)逻辑运算获得。其中,还包含有产生一周期脉冲D,是由该输入补偿脉冲A与该延迟周期脉冲B执行或(OR)逻辑运算获得。本专利技术还提供了一种脉冲工作周期修正方法,其特征在于包含产生一输入补偿脉冲A;产生一延迟周期脉冲B,是由该输入补偿脉冲A延迟一时间而获得;及产生一周期脉冲D,是由该输入补偿脉冲A与该延迟周期脉冲B执行或(OR)逻辑运算获得。其中,还包含有产生一周期脉冲C,是由该输入补偿脉冲A与该延迟周期脉冲B执行与(AND)逻辑运算获得。本专利技术还提供了一种脉冲工作周期自动修正装置,其特征在于包括有一脉冲宽度检测器,是检测一输入周期脉冲,产生一高电位信号和一低电位信号;一比较编码器,连接于该脉冲宽度检测器,产生一修正延迟信号和一输出选择信号;一延迟电路,连接于该比较编码器和接收该输入周期脉冲,输出一延迟周期脉冲;一补偿电路,根据该延迟电路动作时所产生的一修正延迟时间以外的差异延迟,用以补偿该输入周期脉冲,产生一输入补偿脉冲;一逻辑电路,分别连接于该补偿电路及该延迟电路,根据该输入补偿脉冲与该延迟周期脉冲,分别产生一工作周期大于该输入周期脉冲的周期脉冲和一工作周期小于该输入周期脉冲的周期脉冲;以及一多任务器,分别连接于该比较编码器及该逻辑电路,并接收该输入周期脉冲,产生一比例的工作周期的周期脉冲;藉此,经由取得单位时间延迟可获得一脉冲周期的修正。其中,该高电位信号和该低电位信号,分别比例于输入周期脉冲的高电位脉冲宽度和低电位脉冲宽度,且其中该比较编码器,运算该高电位信号和该低电位信号,产生该修正延迟信号,并比较该高电位信号和该低电位信号以产生该输出选择信号。其中,该延迟电路是根据该修正延迟信号以产生该延迟周期脉冲。其中,该逻辑电路包括一与门电路,是结合该输入补偿脉冲与该延迟周期脉冲,产生一与门周期脉冲;以及一或门电路,是结合该输入补偿脉冲与该延迟周期脉冲,产生一或门周期脉冲。其中,该多任务器是根据该输出选择信号,产生该比例的工作周期的周期脉冲,且该脉冲宽度检测器的检测时间单位及该延迟电路的延迟时间单位相等。本专利技术还提供了一种用于脉冲工作周期自动修正的方法,其特征在于,该方法包含有下列步骤根据一脉冲宽度检测器获得一输入周期脉冲的一高电位信号与一低电位信号;经由一比较编码器获得一修正延迟信号和一输出选择信号;根据该输入周期脉冲延迟一修正延迟时间以产生一延迟周期脉冲;根据一补偿电路产生一输入补偿脉冲以补偿该输入周期脉冲;将该输入补偿脉冲与该延迟周期脉冲同时输入至一逻辑电路,以输出一与门周期脉冲和一或门周期脉冲;根据该输出选择信号选择输出该与门周期脉冲、该或门周期脉冲及该输入周期脉冲的其中之一。附图说明图1为本专利技术脉冲工作周期自动修正装置的电路方块图;图2为输入补偿脉冲A及延迟周期脉冲B的逻辑运算示意图;图3为高、低电位脉冲宽度(DH、DL)检测波形图;图4为输入补偿脉冲A和或门周期脉冲D的脉冲宽度比较示意图;及图5为本专利技术的流程图。其中,附图标记说明如下10脉冲工作周期自动修正装置11输入周期脉冲12输出周期脉冲20延迟电路21补偿电路22逻辑电路222与门电路 224或门电路23多任务器24比较编码器241比较器 242编码器25脉冲宽度检测器 251、252多段脉冲延迟器253、254多个D型触发器A输入补偿脉冲B延迟周期脉冲C与门周期脉冲D或门周期脉冲具体实施方式请参考图1。图1为本专利技术脉冲工作周期自动修正装置10的电路方块图。本专利技术的脉冲工作周期自动修正装置10会根据输入周期脉冲11产生一比例的周期脉冲,也就是输出周期脉冲12。脉冲工作周期自动修正装置10中设有一延迟电路20、一补偿电路21、一逻辑电路22、一多任务器23、一比较编码器24与一脉冲宽度检测器25。其中,脉冲宽度检测器25由两组多段脉冲延迟器251、252分别连接两组多个D型触发器253、254所组成,同时接收输入周期脉冲11并分别检测输入周期脉冲11的高电位脉冲宽度(DH)及低电位脉冲宽度(DL),利用多段脉冲延迟器和多个D型触发器,产生比例于输入周期脉冲高电位脉冲宽度(DH)及低电位脉冲宽度(DL)的高电位信号(HS)及低电位信号(LS)。其中逻辑电路22是由与门电路222与或门电路224组成,将输入补偿脉冲A和延迟周期脉冲B分别作一与门运算和一或门运算,产生与门周期脉冲C和或门周期脉冲D。如上文所述,图2的实施为输入补偿脉冲A及延迟周期脉冲B的逻辑运算示意图,输入补偿脉冲A与延迟周期脉冲B通过与(AND)逻辑运算产生与门周期脉冲C,输入补偿脉冲A与延迟周期脉冲B通过或(OR)逻辑运算产生或门周期脉冲D。配合图1,图3所示为高电位脉冲宽度(DH)及低电位脉冲宽度(DL)检测波形图,周期脉冲Qin为输入周期脉冲11,QH1到QH5的周期脉冲为输入周期脉冲11同时延迟一本质预设时间td(t0~t1),再经由多段脉冲延迟器251分段延迟而得,将QH1到QH5的周期脉冲和输入周期脉冲Qin分别通过多个D型触发器253,计数产生比例于输入周期脉冲Qin高电位脉冲宽度(DH)的高电位信号(HS),QL1到QL9本文档来自技高网...

【技术保护点】

【技术特征摘要】

【专利技术属性】
技术研发人员:叶俊文
申请(专利权)人:扬智科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1