时滞校正装置制造方法及图纸

技术编号:3410636 阅读:133 留言:0更新日期:2012-04-11 18:40
一种时滞校正装置,包括:用于生成使时钟信号CLK延迟了可变延迟量DT的延迟时钟信号DCLK的可变延迟线(200)、用于对延迟时钟信号DCLK的相位与数据信号DAT的上升瞬变进行比较的相位比较器(10)、用于保持对可变延迟线(200)的延迟量DT进行控制的电压Vcntl的电压保持单元(6)、根据相位比较器(10)的比较结果对电压保持单元(6)进行充放电的充放电单元(30)、在初始设定中设定电压保持单元(6)的电压Vcntl的充电单元(40)、以及用于控制充电单元(40)的控制电路(500)。

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及一种用于校正数据信号相对于时钟信号的时滞的时滞校正装置
技术介绍
在高速数据通信系统中,数据接收元素要求在时钟信号的时钟脉冲沿之前的被称作建立时间的一定时间确定数据信号。此外,即使相对于时钟信号确保预定的建立时间地生成了数据信号,在时钟信号的传输延迟时间和数据信号的传输延迟时间不同的情况下,时钟信号与数据信号之间产生时滞(skew)(时间上的“偏差”)。其结果,在数据接收元素接收的时钟信号与数据信号之间的相位关系上出现问题。特别是随着通信速度的高速化,该“偏差”容易成为错误数据接收的原因。针对这样问题的以往的时滞校正装置具有用于检测数据信号的瞬变(transition)且提供表示该检测的脉冲信号的瞬变检测器;用于生成使数据信号延迟了可变延迟量的延迟数据信号的可变延迟线;用于以提供上述脉冲信号为条件,对上述延迟数据信号的瞬变和时钟信号的相位进行比较,并控制可变延迟线的延迟量,使得上述延迟数据信号的瞬变与上述时钟信号的时钟脉冲沿实质上同相的相位比较器。采用该现有技术,可对时钟脉冲沿与数据信号之间的时滞进行校正。此外,即使在通常的动作模式中,也可进行与温度变化等环境变化相应的时滞校正(例如参照专利文献1)。专利文献1日本特开平11-168365号公报(特别是图1)专利文献2美国专利第6759882号说明书
技术实现思路
然而,由于在时钟信号、数据信号间存在抖动(jitter)(时钟脉冲沿的“波动(fluctuation)”),所以时滞总是变动。抖动是由多个频率成分构成的,为了进行正确的数据接收,通常优选由滤波器除去高频的抖动,并跟踪低频的抖动而进行动作。然而,为了跟踪抖动地进行动作,除了作为以往的校正对象的时滞,还需要将校正由抖动引起的时滞的容限(margin)设定为可变延迟线的延迟可变范围,但在以往的时滞校正装置,这样的容限没有被设定在可变延迟线的延迟可变范围。此外,在以往的时滞校正装置中,特别是在可变延迟线的延迟可变范围的上限附近或下限附近锁定延迟进行动作这样的情况下,不能跟踪抖动地使可变延迟线的延迟量增减,所以数据接收容易产生误差。本专利技术是鉴于上述问题而做出的,其目的在于提供一种能够实现抗抖动性强的数据接收的时滞校正装置。为达到上述目的,本专利技术的基本想法是在初始设定中,设定可变延迟线的控制电压,使得从可变延迟线的延迟量的可变范围的中间开始相位比较动作。此时,作为可变延迟线的延迟量的可变范围,关于使延迟增加的方向及使延迟减少的方向这两方向,具有时钟周期的1/2周期以上的延迟量与校正抖动所导致的时滞所需要的延迟量的合计的可变范围。由此,可在相位比较动作的开始时刻利用±1/2周期范围的延迟量校正预先产生的时滞,并且也可跟踪由抖动产生的时滞地进行补正。此外,当可变延迟线的延迟量到达其可变范围的上限或下限时,通过使可变延迟线的控制电压复位,从初始设定开始再次进行动作。具体而言,本专利技术的第1校正装置,用于校正数据信号相对于时钟信号的时滞,包括用于生成使时钟信号延迟了可变延迟量的延迟时钟信号的可变延迟线;对数据信号的瞬变与延迟时钟信号的相位进行比较的相位比较器;根据保持的电压调整可变延迟线的延迟量的电压保持单元;根据相位比较器的比较结果改变电压保持单元的电压的充放电单元;作为初始设定,设定在相位比较动作开始时的电压保持单元的电压的初始值的充电单元;以及作为初始设定,控制充电单元来确定初始值,使得在可变延迟线使时钟信号延迟了可延迟调整范围的中间的延迟量的状态开始相位比较动作的控制电路。此外,本专利技术的第2时滞校正装置,用于校正数据信号相对于时钟信号的时滞,包括用于生成使数据信号延迟了可变延迟量的延迟数据信号的可变延迟线;对延迟数据信号的瞬变与时钟信号的相位进行比较的相位比较器;根据保持的电压而调整可变延迟线的延迟量的电压保持单元;根据相位比较器的比较结果改变电压保持单元的电压的充放电单元;作为初始设定,设定在相位比较动作开始时的电压保持单元的电压的初始值的充电单元;以及作为初始设定,控制充电单元来确定初始值,使得在可变延迟线使数据信号延迟了可延迟调整范围的中间的延迟量的状态开始相位比较动作的控制电路。在第1和第2时滞校正装置中,优选是在相位比较开始时,可变延迟线在减少延迟量的方向和增加延迟量的方向上分别具有时钟周期的一半(1/2周期)以上的延迟可变范围。具体而言,优选是在相位比较开始时,可变延迟线在减少延迟量的方向和增加延迟量的方向上分别具有1/2周期与考虑由抖动导致的波动的影响的容限的合计以上的延迟可变范围。此时,控制电路可以具有检测可变延迟线的输出瞬变并且输出表示该瞬变的时钟检测信号的时钟检测器,并且以时钟检测器检测到该瞬变为条件开始相位比较动作。此外,控制电路可在初始设定中,通过充电单元的1次充电将电压保持单元的电压设定为预定电压。在控制电路具有时钟检测器的情况下,控制电路可以在初始设定中控制充电单元,使得以电压保持单元的电压以恒定的增加率增大且输出时钟检测信号为条件来确定初始值。在该情况下,控制电路可以控制充电单元,使得在时钟检测信号的输出后,再对电压保持单元施加预定电压来确定初始值。此外,在控制电路具有时钟检测器的情况下,上述控制电路可以在上述初始设定中控制上述充电单元,使得上述电压保持单元的电压每预定电压地阶段地增大,且在每个该阶段进行上述时钟检测信号的输出确认,从该时钟检测信号被输出的阶段起对上述电压保持单元反复施加预定个阶段上述预定电压,来确定上述初始值。此外,在控制电路具有时钟检测器的情况下,控制电路可以在来自时钟检测器的时钟检测信号的输出停止时,使电压保持单元复位,从初始设定开始再次进行动作。在第1或第2时滞校正装置中,控制电路可以在初始设定结束后,经过预定时间后开始相位比较动作。优选的是,在第1或第2时滞校正装置中,控制电路在可变延迟线的延迟量到达了其可变范围的上限或下限时,使电压保持单元复位,从初始设定开始再次进行动作。优选的是,在第1或第2时滞校正装置中,控制电路控制充电单元,使得根据时钟信号的频率来改变初始值。此外,优选的是,在该情况下,控制电路具有检测时钟信号频率的频率检测电路,并控制充电单元,使得根据频率检测电路的检测结果来改变初始值。根据本专利技术,通过从可变延迟线的延迟量的可变延迟范围的中间开始相位比较动作,从而可与相位的滞后或超前无关地进行以往那样的时滞校正,并且可进行跟踪由抖动导致的波动的动作。此外,在可变延迟线的延迟量达到了其可变范围的上限或下限时,施加复位从初始设定开始重新进行,从而可以防止接收错误数据。附图说明图1是表示本专利技术的一实施方式的时滞校正装置的结构例的框图。图2是表示图1所示的充放电单元的内部结构例的框图。图3是表示图1所示的可变延迟线的内部结构例的框图。图4是表示图3所示的延迟单元的内部结构例的框图。图5是表示图3所示的偏压发生电路的内部结构例的框图。图6是表示图1所示的可变延迟线的延迟量与控制电压之间关系的曲线图。图7是表示图1所示的控制电路的内部结构例的框图。图8是表示图1所示的充电单元的内部结构例的框图。图9是表示图7所示的时钟检测电路的内部结构例的框图。图10是由图8所示的充电单元进行的初始设定的时序图。图11是表示图7所示的复本文档来自技高网...

【技术保护点】
一种时滞校正装置,用于校正数据信号相对于时钟信号的时滞,其特征在于,包括:用于生成使上述时钟信号延迟了可变延迟量的延迟时钟信号的可变延迟线;对上述数据信号的瞬变与上述延迟时钟信号的相位进行比较的相位比较器;根据保持的 电压调整上述可变延迟线的延迟量的电压保持单元;根据上述相位比较器的比较结果改变上述电压保持单元的电压的充放电单元;作为初始设定,设定相位比较动作开始时的上述电压保持单元的电压的初始值的充电单元;以及作为上述初始设定, 控制上述充电单元来确定上述初始值,使得在上述可变延迟线使上述时钟信号延迟了可延迟调整范围的中间的延迟量的状态开始相位比较动作的控制电路。

【技术特征摘要】
【国外来华专利技术】...

【专利技术属性】
技术研发人员:武田宪明岩田彻
申请(专利权)人:松下电器产业株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利