【技术实现步骤摘要】
本专利技术有关于一种集成电路(IC)输出驱动电路,尤指一种调整输出驱动程序电路的阻抗的方法及装置,用以补偿遍及IC各处的制程变化。
技术介绍
在较早的集成电路(IC)设计中,CMOS驱动程序电路是配置为推挽式(push-pull)元件。因此,输出总线上所看到的杂音会响应各种因素(包括电路温度、供应电压、制程差异、总线上的元件数目等)而明显地变动。在近几年,因为技术发展已导致元件尺寸与电位的尺寸变化(scaling),所以已迫使设计者积极地处理外部总线上的杂音问题,以使系统内的电路的运作速度最快。总线通常包括群集地位于系统板或类似物上的一条或多条信号线,其中每条信号线可模型化为受到杂音(例如,反射,串音(cross talk)等)支配的传输线。更近的输出驱动程序电路解决方式中的一观点已使工业从推挽式输出配置改变为差动接收器配置。在差动接收器配置中,差动接收器的一侧是以参考电压来供应,而另一侧是由开路漏极N信道元件来驱动。开路漏极N信道元件位于芯片上,而总线上拉终端阻抗(termination)一般位于外部,通常位于系统主机板或类似之物上。将上拉终端阻抗位于主机板 ...
【技术保护点】
一种输出阻抗偏压补偿系统,用以调整至少一个输出的输出阻抗,包括有:一参考阻抗产生器,用以产生由一参考阻抗控制输入所控制的一参考阻抗;一阻抗匹配控制器,用以持续调整该参考阻抗控制输入,以使该参考阻抗与一参考值的相差在一预定容忍 度内;至少一个输出阻抗产生器,每个耦接至一对应输出,并且由一输出阻抗控制输入来控制;以及一可程序偏压控制器,用以将一偏压量与该参考阻抗控制输入结合,而产生该输出阻抗控制输入。
【技术特征摘要】
...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。