一种基于多阻变层的阻变存储器件及其制备方法技术

技术编号:32459839 阅读:41 留言:0更新日期:2022-02-26 08:46
本发明专利技术公布了一种基于多阻变层的阻变存储器及其制备方法,属于半导体和CMOS混合集成电路技术领域。本发明专利技术基于传统CMOS工艺来实现具有高retention的阻变存储器件,其核心在于,阻变层由拦截特性薄膜和具有阻变特性的阻变材料薄膜交替叠加构成,形成多层阻变层结构。本发明专利技术通过调整界面处势垒以期降低甚至消除阻变存储器的crossbar结构中存在的阻变层离子迁移问题,可有效地抑制器件的低保持力。同时,多层阻变层结构也有利于增加器件的状态数,为实现阻变存储器大规模集成以及商业化铺平了道路。平了道路。平了道路。

【技术实现步骤摘要】
一种基于多阻变层的阻变存储器件及其制备方法


[0001]本专利技术属于半导体和CMOS混合集成电路
,具体涉及一种基于多阻变层的阻变存储器及制备方法。

技术介绍

[0002]随着摩尔定律极限的逼近,冯诺依曼结构的弊端越来越明显,表现为低存储效率和高功耗。与此同时,伴随互联网技术的迭代更新,人工智能技术对于存储器件提出了更高的要求。非冯诺依曼结构,具体表现为近存和存算一体化技术对新型非易失性器件的需求逐渐上升,其中电阻型阻变存储器(RRAM)凭借其简单三层结构(上电极,阻变层,下电极),低功耗,高密度集成,读写速度快等优势成为代替传统闪存的有力竞争者。在低操作电压的情况下,界面型RRAM拥有两个状态“高电阻HRS”,“低电阻LRS”,对应数字电路中的“1”和“0”状态,相应的物理图像为电场作用下,氧空位(氧离子)发生迁移运动形成非金属性导电区域;当电极和功能层存在肖特基势垒,氧空位在界面处的积累就会导致势垒高度的变化从而影响阻变开关过程,近似于氧空位导电细丝控制开关过程。界面型的RRAM拥有诸多特点,例如高擦写次数10
12
,开关速度小于1ns等。随着工艺与设计的优化,multi

bit RRAM也逐渐广泛流通,状态数从1bit上升到2bit等。
[0003]不过对于界面型RRAM器件,其可靠度一直是研究的问题,例如器件的Retention特性,表现为器件的状态(例如“0”和“1”状态)保持时间长短。在存储阵列中,当通过字线和位线施加电压改变器件的电阻,富氧区变宽,氧空位导电丝形成,界面处势垒下降,器件从HRS变成LRS。但随着时间的流逝、工艺误差以及周围环境的影响,例如层层间接触不佳,相近器件传来的热量、周围被选通的存储器件提供的漏电流等,会导致器件阻变层中离子的迁移复合氧空位以及相应的导电丝变化,严重的是可能会导致filament的断裂,使存储信息改变。
[0004]为了解决阻变存储器阵列面临的retention问题,目前的研究主要是停留在变化材料或者调整阻变层厚度上。例如在工艺中改变阻变层材料与氧气混合比(改变AO
x
中x的数值),尝试多种不同的材料比如(SiO
x
,HfO
x
,TaO
x
,VO
x
等)或者加厚加粗阻变层(例如从10A加厚到100A等),或者在器件周围增加包裹层(SiNx等),以达到retention提高的目的。但是多种材料的选择会带来各自的缺陷,例如状态数的下降(某些材料大部分只能达到少于2bit状态数),retention的提高并不明显等问题。

技术实现思路

[0005]鉴于上述不足,本专利技术提出了一种阻变存储器件,利用传统CMOS工艺来实现具有高retention的阻变存储器件,通过调整界面处势垒以期降低甚至消除阻变存储器的crossbar结构中存在的阻变层离子迁移问题。
[0006]为了解决上述技术问题,本专利技术采用的技术方案如下:
[0007]一种阻变存储器,其特征在于,该阻变存储器的阻变层由拦截特性薄膜和具有阻
变特性的阻变材料薄膜交替叠加构成,形成n层阻变层结构,n≥3。
[0008]所述阻变材料薄膜采用具有阻变特性的过渡金属氧化物,厚度为5nm

100nm;或采用有机材料,厚度为200nm

500nm;所述过渡金属氧化物为TaO
x
、HfO
x
、SiO
x
或SrTiO3等一类材料,所述有机材料为parylene。
[0009]所述拦截特性薄膜采用SiO
X
,BN,石墨烯,石墨等,厚度为1nm~10nm。
[0010]一种阻变存储器的制备方法,包括如下步骤:
[0011]1)定义底电极图形,按照该图形在衬底上制备底电极;
[0012]2)采用PVD(物理气相淀积)、ALD(原子层淀积)或CVD(化学气相沉积)的方法在底电极上淀积阻变材料薄膜;
[0013]3)采用PVD或ALD的方法在阻变材料薄膜上淀积拦截特性薄膜,并根据材料属性进行相应的退火处理工序;
[0014]4)重复2)和3)步骤
[0015]5)定义底电极引出孔图形,按照该图形在阻变材料薄膜和拦截特性薄膜刻蚀出底电极引出孔;
[0016]6)定义顶电极图形,按照该图形在修饰层上制备顶电极。
[0017]进一步地,所述步骤1)、5)和6)中定义图形的方法是,利用光刻技术在光刻胶上定义图形。
[0018]进一步地,所述底电极和顶电极的制备方法包括PVD和蒸发淀积方法。
[0019]进一步地,所述衬底采用硅或玻璃;所述底电极和顶电极采用活性材料或者惰性材料,例如W,Au,TiN,Pt等,厚度为10nm

400nm。
[0020]进一步地,所述阻变材料薄膜采用具有阻变特性的过渡金属氧化物,厚度为5nm

50nm;或采用有机材料,厚度为200nm

500nm。
[0021]进一步地,所述拦截特性薄膜采用石墨烯,BN,SiOx等,厚度为1nm

10nm。
[0022]本专利技术提出了一种基于多阻变层的阻变存储器及其制备方法,通过调控层与层界面势垒用于优化氧空位迁移问题,通过合理设计阻变材料薄膜、拦截特性薄膜和电极材料的结合,可以实现对阻变存储器件的电流

电压特性进行优化,使该阻变存储器展现出高状态保持的特性。该阻变存储器在结合界面性RRAM多重优势的基础上也具有高可靠度特性,使用多拦截特性薄膜将原本形成少量/单一导电丝的阻变层,分割为多节导电丝,并通过调高界面处离子迁移的能量势垒降低氧空位迁移概率;优化原本由于氧空位迁移导致电阻状态变化的问题,所以可以有效地抑制器件的低保持力。同时,器件多阻变层结构也有利于增加器件的状态数。本专利技术为实现阻变存储器大规模集成以及商业化铺平了道路。
附图说明
[0023]图1

7对应于各实施例的实施步骤。
[0024]图8为图1

7的图例说明。
具体实施方式
[0025]为使本专利技术的上述特征和优点能更明显易懂,下文特举实施实例,并配合所附图作详细说明如下。
[0026]本实施例提供一种基于多阻变层的阻变存储器及其制备方法,该阻变存储器采用硅衬底,采用TiN作为底电极材料,采用TaO2(或其非化学配比的氧化物)作为阻变材料薄膜,采用石墨烯和薄层SiO2作为拦截特性薄膜,采用TiN作为顶电极材料。
[0027]SiO2和TaO2均是与标准CMOS工艺相兼容的材料。基于TaO2的阻变存储器具有超快的开关速度,高的开关比,多状态数,良好的保持特性,其制备简单且非常可控。石墨烯和SiO2能在垂直于平面方向上对离子移动进行限制,这几种材料的优势相结合,加本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种阻变存储器,其特征在于,该阻变存储器的阻变层由拦截特性薄膜和具有阻变特性的阻变材料薄膜交替叠加构成。2.如权利要求1所述的阻变存储器,其特征在于,所述阻变材料薄膜采用具有阻变特性的过渡金属氧化物,厚度为5nm

100nm;或采用有机材料,厚度为200nm

500nm。3.如权利要求1所述的阻变存储器,其特征在于,所述拦截特性薄膜采用SiO
X
、BN、石墨烯或石墨材料,厚度为1nm~10nm。4.如权利要求2所述的阻变存储器,其特征在于,所述过渡金属氧化物为TaO
x
、HfO
x
、SiO
x
或SrTiO3,所述有机材料为parylene。5.一种阻变存储器的制备方法,包括如下步骤:1)定义底电极图形,按照该图形在衬底上制备底电极;2)采用物理气相淀积、原子层淀积或化学气相沉积的方法在底电极上淀积阻变材料薄膜;3)采用PVD或ALD的方法在阻变材料薄膜上淀积拦截特性薄膜;4)重复2)和3)步骤,形成拦截特性薄膜和阻变材料薄膜交替叠加构成的阻...

【专利技术属性】
技术研发人员:蔡一茂王宗巍王錡深杨宇航黄如
申请(专利权)人:北京超弦存储器研究院
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1