当前位置: 首页 > 专利查询>南京大学专利>正文

一种增强型AlGaN/GaNHEMT器件及其制备方法技术

技术编号:32031231 阅读:15 留言:0更新日期:2022-01-27 13:03
本发明专利技术公开了一种增强型AlGaN/GaN HEMT器件及制备方法。该器件包括自下而上依次设置的衬底、成核层、缓冲层、GaN沟道层、势垒层、组分渐变InGaN帽层和钝化层;组分渐变InGaN帽层厚度小于等于300nm,帽层内不进行掺杂,帽层中的In组分沿材料生长方向自下而上由0渐变增长至x,其中0<x≤1。本发明专利技术采用极化掺杂技术,将传统的p型GaN帽层替换为渐变组分InGaN帽层,在无需杂质掺杂的情况下实现了p型掺杂,避免了杂质掺杂引入的栅区域可靠性问题,显著提升了器件的正向栅极耐压,可应用于高频功率开关电路中。电路中。电路中。

【技术实现步骤摘要】
一种增强型AlGaN/GaN HEMT器件及其制备方法


[0001]本专利技术涉及一种基于极化掺杂p型栅帽层的增强型AlGaN/GaN HEMT器件及其制备方法,属于宽禁带半导体晶体管领域。

技术介绍

[0002]氮化镓(GaN)材料具有禁带宽度大、击穿电场高、饱和电子漂移速度大、热导率高、抗辐照能力强等优异特性,自身的极化特性在AlGaN/GaN异质结构中诱导产生高浓度、高迁移率的二维电子气(2DEG),在电力电子领域受到了广泛关注。但同时由于2DEG的存在,常规的AlGaN/GaN HEMT器件工作在耗尽型模式下,在实际应用中需要负压电源将器件关闭,导致栅极驱动电路复杂化且存在误开关的危险,器件应用受到限制。为了简化驱动,降低功耗与保障电路失效安全,增强型GaN HEMT器件成为了目前的主要研究方向。
[0003]现阶段实现增强型GaN HEMT器件的技术手段中,p型栅帽层结构由于工艺简单、寄生电导小、品质因数高等优势脱颖而出,成为了商业增强型GaN HEMT器件的主流技术路线。GaN材料中常用的受主杂质Mg激活能高达150meV,激活率低,因而需要高浓度的Mg杂质掺杂来耗尽沟道中的2DEG。在业界普遍采用肖特基栅金属接触以提升阈值电压、抑制栅漏电的这一趋势下,如果栅极施加正向高偏压时肖特基结处于反偏状态,导致大量未激活的间隙式Mg杂质的存在会构成潜在的漏电通道,加速肖特基结的退化,影响器件栅区域对漏电的阻断能力,进而降低器件栅极的正向耐压。受限于此,目前商用p型帽层GaN HEMT器件正向耐压普遍不高于10V,限制了器件在高频电力转换领域的发挥。因此如何在确保对栅漏电的抑制作用的同时提升器件的正向耐压区间是一个亟待解决的问题。
[0004]极化掺杂技术通过在三元及多元材料(如AlGaN或InGaN)内部调控组分的逐渐变化,利用材料自身的极化特性形成空间连续分布的二维束缚负电荷(或正电荷),从而诱导出三维分布的自由空穴(或电子)以满足材料电中性,不需要杂质掺杂即可实现p型(或n型)掺杂,这在光电器件领域已经获得应用验证。

技术实现思路

[0005]本专利技术提供一种基于极化掺杂p型InGaN栅帽层的增强型AlGaN/GaN HEMT器件及其制备方法,通过调控InGaN帽层的组分渐变在不需要杂质掺杂的情况下实现了p型掺杂,避免了杂质掺杂引入的对栅区域的负面效果,改善了器件的正向栅极可靠性。
[0006]本专利技术所采用的技术方案如下:
[0007]一种增强型AlGaN/GaN HEMT器件,包括自下而上依次设置的衬底、成核层、缓冲层、GaN沟道层、AlN插入层、势垒层、组分渐变InGaN帽层和钝化层;所述组分渐变InGaN帽层厚度小于等于300nm,帽层内不进行掺杂,帽层中的In组分沿材料生长方向自下而上由0渐变增长至x,其中0<x≤1。
[0008]进一步地,所述衬底所用材料为Si、SiC、蓝宝石、金刚石或GaN。
[0009]进一步地,所述缓冲层所用材料为AlGaN、GaN或AlGaN/GaN复合结构。
[0010]进一步地,所述AlN插入层的厚度小于等于3nm。
[0011]进一步地,所述势垒层所用材料为AlN、AlGaN、InAlN、InAlGaN中的至少一种,厚度为1~50nm。
[0012]进一步地,所述器件还包括p型接触层,p型接触层位于组分渐变InGaN帽层和钝化层之间。所述p型接触层所用材料为GaN或InGaN,厚度小于等于100nm,p型掺杂浓度为5
×
10
15
~5
×
10
20
cm
‑3。
[0013]进一步地,所述钝化层所用材料为氧化硅、氮化硅、氮化铝、氮氧化铝、氮氧化硅中的至少一种。
[0014]本专利技术一种增强型AlGaN/GaN HEMT器件的制备方法,包括以下步骤:
[0015]1)在衬底上采用金属有机化合物化学气相沉积的方式依次生长成核层、缓冲层、GaN沟道层、AlN插入层、势垒层、渐变组分InGaN帽层以及p型接触层;
[0016]2)利用刻蚀或离子注入的方式形成器件隔离区域,实现有源区的电学隔离;
[0017]3)光刻出源极、漏极的窗口区域,用电感耦合等离子体刻蚀的方法去除窗口区域的组分渐变InGaN帽层与p型接触层;
[0018]4)光刻出源极、漏极的电极接触区域,用电子束蒸发或磁控溅射生长电极金属,通过剥离工艺形成电极,并在氮气氛围中对整个晶圆进行快速热退火处理,在源漏区域形成欧姆接触;
[0019]5)在源极和漏极区域之间光刻出栅极电极接触区域,用电子束蒸发或磁控溅射生长电极金属,通过剥离工艺形成栅极电极;
[0020]6)在器件上表面淀积钝化层,在钝化层上光刻出栅极、源极与漏极电极的窗口区域。
[0021]进一步地,所述步骤2)中,隔离区域采用局部离子注入平面隔离,注入的元素为Ar、F、N、B中的至少一种。
[0022]进一步地,所述步骤4)中,快速热退火处理的温度为500℃~950℃,退火时间为0~120s。
[0023]本专利技术的器件采用极化掺杂技术,将传统的p型GaN帽层替换为渐变组分InGaN帽层,在无需杂质掺杂的条件下实现了帽层的p型掺杂,避免了杂质掺杂引入的高栅压下栅区域可靠性问题,在实现增强型GaN HEMT器件的基础上显著提高了器件的正向栅极耐压,可应用于高频功率开关电路中。
附图说明
[0024]图1为本专利技术器件的横截面结构示意图。
[0025]图2为本专利技术器件的制备工艺流程示意图。
[0026]图3为本专利技术器件的转移特性曲线。
[0027]图4为本专利技术器件的输出特性曲线。
[0028]图5为本专利技术器件的正向栅极耐压测试曲线。
具体实施方式
[0029]下面将对本专利技术的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发
明一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。
[0030]如图1所示,本实施例的增强型AlGaN/GaN HEMT器件,包括自下而上依次设置的衬底1、AlN成核层2、GaN缓冲层3、GaN沟道层4、AlN插入层5、AlGaN势垒层6、组分渐变InGaN帽层7、p型GaN接触层8和SiN
x
钝化层12。其中,衬底1的材料可以为Si、SiC、蓝宝石、金刚石或GaN;组分渐变InGaN帽层7的厚度小于等于300nm,帽层内不进行掺杂,In组分沿材料生长方向自下而上由0线性增长至x,其中0<x≤1,In组分由0增长至x的渐变方式包括线性变化与非线性变化。器件中设置的p型接触层作为组分渐变InGaN帽层的空穴来源,厚度小于等于100nm,或者也可以不设置p型接触层,也能实现器件制备。
[0031]如图2所示,本实施例制备上述增本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种增强型AlGaN/GaN HEMT器件,其特征在于,包括自下而上依次设置的衬底、成核层、缓冲层、GaN沟道层、AlN插入层、势垒层、组分渐变InGaN帽层和钝化层;所述组分渐变InGaN帽层厚度小于等于300nm,帽层内不进行掺杂,帽层中的In组分沿材料生长方向自下而上由0渐变增长至x,其中0<x≤1。2.根据权利要求1所述一种增强型AlGaN/GaN HEMT器件,其特征在于,所述衬底所用材料为Si、SiC、蓝宝石、金刚石或GaN。3.根据权利要求1所述一种增强型AlGaN/GaN HEMT器件,其特征在于,所述缓冲层所用材料为AlGaN、GaN或AlGaN/GaN复合结构。4.根据权利要求1所述一种增强型AlGaN/GaN HEMT器件,其特征在于,所述AlN插入层的厚度小于等于3nm。5.根据权利要求1所述一种增强型AlGaN/GaN HEMT器件,其特征在于,所述势垒层所用材料为AlN、AlGaN、InAlN、InAlGaN中的至少一种,厚度为1~50nm。6.根据权利要求1所述一种增强型AlGaN/GaN HEMT器件,其特征在于,所述器件还包括p型接触层,p型接触层位于组分渐变InGaN帽层和钝化层之间。7.根据权利要求6所述一种增强型AlGaN/GaN HEMT器件,其特征在于,所述p型接触层所用材料为GaN或InGaN,厚度小于等于100nm,p型掺杂浓度为5

【专利技术属性】
技术研发人员:陆海曾昶琨徐尉宗任芳芳周东
申请(专利权)人:南京大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1