极度圆孔屏蔽的栅槽MOSFET器件及其生产工艺制造技术

技术编号:3175139 阅读:201 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种改进的槽金属氧化物半导体场效应晶体管(MOSFET)器件,该器件包括一个被源区围绕的槽栅,源区被围绕在位于基片底面上的漏区之上的体区中。MOSFET单元进一步包括一个位于槽栅下面且与槽栅绝缘的屏蔽栅槽(SGT)结构,SGT结构基本是由一个旁向膨胀超出槽栅以及被充填有槽栅材料的亚麻介质层覆盖的圆孔组成。圆孔是通过哈同性腐蚀在槽栅底部生成的并通过氧化物绝缘层与槽栅分隔开来。圆孔的旁向膨胀超出槽壁,该旁向膨胀可用作垂直调整的界标,控制槽栅的深度。取决于位于作为槽栅之下一个圆孔的SGT结构之上的槽栅的可控深度,MOSFET器件的栅漏电容Cgd可以减小。

【技术实现步骤摘要】

本专利技术一般地涉及半导体功率器件。更具体地,本专利技术涉及一种改进的 新型生产工艺和器件结构,能提供在硅顶面下深度得到精确控制的屏蔽槽栅, 准确地减小栅漏电容。
技术介绍
使用屏蔽的栅槽(SGT)结构减小DMOS (双扩散金属氧化物半导体) 器件中栅漏电容(Cgd)的常规技术仍然面临着技术局限性和困难,特别是 沟槽DMOS器件结构中含有槽栅,栅极与漏极之间较大的电容Cgd限制了 器件的转换速度。这个电容主要是由耦联在槽栅底部与漏极之间的电场产生 的,为了减小栅漏电容,在槽栅底部引入了一个改进的屏蔽栅槽(SGT)结 构,使槽栅与漏极隔绝。SGT结构的设计思想是使槽的底部与源极连接,将 槽栅与位于基片底部的漏极屏蔽,如图l所示。采用在槽栅底部引入SGT结 构的做法可使栅漏电容Cgd比原来的减小约50%,这样,在槽栅底部引入 SGT结构的DMOS器件的转换速度和转换效率也得到极大的提高。但是,为了能够改善Cgd而实现这样的结构,必须十分注意生产工艺, 特别是必须严格控制从栅槽底部时间腐蚀多晶硅。正如图1所示,支撑在具 有外延层15基片10上的DMOS器件具有一个槽栅20,槽栅20包括一个注 入在槽中、具有栅绝缘层45的多晶硅栅极。在槽栅20下面,还有另一个分 隔开的屏蔽栅槽(SGT)结构30,它包括多晶硅,多晶硅注入在被绝缘层40 与槽栅20分隔开来的槽底部空间。DMOS器件还进一步包括有作为标准 DMOS器件的体区和源区50和60,槽栅底部的深度,如图1中的D所示, 取决于构成SGT结构30时从槽底部部分多晶硅的腐蚀速率,仔细地控制蚀 刻操作可以控制深度D。但是,由于槽顶部部分多晶硅的腐蚀速率差异,槽 底部深度D不能精确地控制。正如以上所述,即使是能够精确地控制蚀刻过程,相对于硅基片顶面的多晶硅栅极的深度也不能得到足够程度的精确控制,因为除了蚀刻时间的长 短之外,槽栅底部多晶硅的蚀刻速度还取决于几个均能造成槽栅深度差异的 参数,因此栅极深度差异极难控制。可是,栅极底部的深度差异直接影响器 件的性能,包括栅漏电容,栅极深度差异还会进一步影响控制器件通道的难 度。除非是采取特殊措施控制槽底部多晶硅的蚀刻速度以控制槽栅的深度, 否则减小栅漏电容是无法真正实现的。所以,在功率半导体器件设计和生产领域依然存在着需要提供一种新的 生产方法和器件结构的要求,以便构建一种能解决上述所有问题和局限性的 功率器件。
技术实现思路
本专利技术的目的是提供一种新的、改进的、使用有屏蔽栅槽(SGT)结构 的半导体功率器件,SGT结构打开后为圆孔,其旁向膨胀超出槽壁,作为竖 向定线的界标。槽栅的深度可用作为垂直调整的旁向膨胀进行精确的控制, 从而能够精确地生产出栅漏电容,克服上面所讨论的技术困难和局限性。具体地,本专利技术的目的是提供一种改进的器件结构和生产方法,能够减 小栅漏电容,同时还能通过控制槽栅的深度精确地控制包括栅漏电容在内的 器件参数。槽栅深度是通过生成一个从槽旁向膨胀的圆孔SGT结构,使槽栅 深度能够用蚀刻时间精确地控制,而蚀刻时间采用圆孔旁向膨胀作为垂直调 整的控制指标。在一个优选实施例中,本专利技术公开了一种槽金属氧化物半导体场效应晶 体管(MOSFET)。这种MOSFET包括一个由源区围绕的槽栅,源区被围绕 在位于基片底面上的漏区上的体区中。MOSFET单元进一步包括一个位于槽 栅下面且与槽栅绝缘的屏蔽栅槽(SGT)结构,生成的SGT结构基本是一个 圆孔,其旁向膨胀超出槽栅并被一层充填有槽栅材料的亚麻介质层覆盖。圆 孔通过哈同性腐蚀生成,位于槽栅底部,通过氧化物绝缘层与槽栅绝缘。圆 孔的旁向膨胀超出槽壁,其旁向膨胀用作控制槽栅深度垂直调整的界标。取 决于位于槽栅下面作为一个圆孔的SGT结构之上的槽栅的控制深度, MOSFET器件的栅漏电容Cgd被减小。附图说明图1显示了
技术介绍
中具有一个常规屏蔽栅槽(SGT)结构的、使用槽 栅结构的常规槽MOSFET器件的截面图;图2显示了在槽栅下使用了根据本专利技术生产的圆孔SGT结构的槽 MOSFET器件的截面图;图3A 图3L是一组显示根据本专利技术的工艺生产一个槽MOSFET器件 的截面图。具体实施方式为更好地理解本专利技术,以下结合图2和图3,详细说明本专利技术的较佳实 施例,使得本领域的技术人员将会更加清楚地理解本专利技术的各种技术特征和 有效技术效果。图2是本专利技术的槽MOSFET器件100的截面图。槽MOSFET器件100 支撑在具有外延层no的基片105上,槽MOSFET器件100包括一个屏蔽栅 槽(SGT)结构130, SGT结构130打开时是一个位于槽栅150之下的圆孔 屏蔽结构,在此充填有多晶硅的圆孔SGT结构130是用来通过绝缘层120 将槽栅150与位于基片105之下的漏极屏蔽和绝缘,绝缘层120围绕SGT结 构130和SGT结构130与槽栅150之间的氧化物层140。槽栅150包括充填 到槽中的多晶硅,槽被覆盖槽壁的栅绝缘层155所围绕。体区160掺杂有第 二型传导性,如P型的搀杂物,延伸在槽栅150之间。围绕源区170的P体 区160掺杂有第一传导性,如N+的搀杂物,源区170位于围绕槽栅150的外 延层顶面附近。半导体基片顶面上也是绝缘层、接触开口和金属层,提供源-体区以及栅极的电接触。由于这些结构业已为本领域技术人员所熟知,为了 简洁起见,这些结构特征没有特别地画出,也未特别地进行讨论。图3A 图3L是一组显示生产MOSFET器件步骤的侧面截面图,具体如 图3A 图3D所示。在图3A中,槽掩模208用来在基片205上开多个槽209。 在图3B中,氧化物层210生长在槽壁表面上。在图3C中,进行非哈同性氧 化物腐蚀(non-isotropic oxide etch),从槽壁底部清除氧化物层210。然后从 事哈异性硅腐蚀,使槽209向下蚀刻到基片,再进行一种独特的硅圆孔腐蚀, 例如哈同性硅腐蚀,打开圆孔215将槽底部延伸到图3D所示的侧面方向和垂直方向。槽底部的圆孔旁向延伸,圆孔215要比侧壁氧化物层210保护的 顶部槽的宽度宽。在图3E中,进行的第二次槽氧化在底部槽孔215的侧壁 上生成氧化物层220,然后多晶硅层230沉淀充填槽209和底部圆孔215。在图3F中,进行定时的多晶硅腐蚀从槽209顶部清除多晶硅层220。在 多晶硅中心进行的多晶硅回蚀(etch back)操作的差异不影响器件的性能或 栅漏电容Cgd,栅漏电容是由底部多晶硅层的上边缘和通道深度决定的。在 图3G中,氧化物硬掩模208清除后紧接着便是如图3H所示的第三次槽栅氧 化物氧化,生成覆盖槽壁和底部圆孔230顶面的栅氧化物层240。在图31中, 多晶硅进行第二次沉淀用多晶硅层250充填槽,如图3J所示,通过第二次多 晶硅腐蚀回蚀覆盖基片205顶面的多晶硅层,生成顶部槽多晶硅栅250,这 种第二次多晶硅回蚀与当前技术的标准工艺完全相同。然后,进行体植入和 扩散工艺的准备过程(stand processes),生成如图3K所示的P体区260。接 下来进行标准源搀杂物植入和扩散工艺,生成如图3L所示的源区270。这些 工艺与当前标准的槽MOS工艺相同,剩下的工艺,如接触工艺、金属工艺 和钝化工艺也与当前技术相同。本文档来自技高网
...

【技术保护点】
一种槽金属氧化物半导体场效应晶体管器件,所述MOSFET器件包括一个被源区围绕的槽栅,所述源区被围绕在位于基片底面上的漏区之上的体区中,其特征在于,所述MOSFET单元进一步包括:一个位于所述槽栅下面且与所述槽栅绝缘的屏蔽栅槽结构,其中,所述屏蔽栅槽结构基本由一个旁向膨胀超出所述槽栅的圆孔组成。

【技术特征摘要】
1. 一种槽金属氧化物半导体场效应晶体管器件,所述MOSFET器件包括一个被源区围绕的槽栅,所述源区被围绕在位于基片底面上的漏区之上的体区中,其特征在于,所述MOSFET单元进一步包括一个位于所述槽栅下面且与所述槽栅绝缘的屏蔽栅槽结构,其中,所述屏蔽栅槽结构基本由一个旁向膨胀超出所述槽栅的圆孔组成。2. 根据权利要求1所述的MOSFET器件,其特征在于,进一步包括所述 屏蔽栅槽结构的所述圆孔是通过哈同性硅腐蚀在所述槽栅底部部分上生 成的。3. 根据权利要求1所述的MOSFET器件,其特征在于,进一步包括所述 屏蔽栅槽结构的所述圆孔被充填有槽栅材料的亚麻介质层覆盖。4. 根据权利要求3所述的MOSFET器件,其特征在于,充填有槽栅材料的 所述屏蔽栅槽结构与源电压电路连接。5. 根据权利要求1所述的MOSFET器件,其特征在于,具有垂直调整界标 功能的所述圆孔的所述旁向膨胀可以控制所述槽栅的深度。6. 根据权利要求1所述的MOSFET器件,其特征在于,所述槽栅具有一个可控制的深度,所述可控制深度由所述圆孔的所述旁向膨胀提供的垂直调 整界标决定。7. 根据权利要求l所述的MOSFET器件,其特征在于,所述MOSFET器件 具有减小了的栅漏电容,所述栅漏电容的减小取决于所述屏蔽栅槽结构之 上的所述槽栅的深度,生成的所述屏蔽栅槽结构是一个位于所述槽栅之下 的一个圆孔。8. —种生产槽金属氧化物半导体场效应晶体管器件的方法,其特征在于,包 括以下步骤在基片上开一个槽,使用亚麻层覆盖所述槽的槽壁,以及再从所述 槽的底部部分清除部分所述亚麻层;和利用哈同性基片腐蚀法在所述槽的所述底部部分开一个圆孔,使所 述圆孔从所述槽壁侧面延伸。9.根据权利要求8所述的方法,其特征在于,进一步包括使用栅材料充填所述槽和所述槽底部的所述圆孔,以及再运用时间腐蚀法从所述槽的顶部 部分清除所述栅材料,使所述栅材料仅充填所述圆孔和直到所述圆孔的旁 向膨胀点。10. 根据权利要求9所述的方法,其特征在于,进一步包括采用所述圆孔 的...

【专利技术属性】
技术研发人员:常虹戴嵩山李铁生王宇
申请(专利权)人:万国半导体股份有限公司
类型:发明
国别省市:BM[百慕大]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利