规模可调的平板显示器件驱动电路制造技术

技术编号:3028840 阅读:164 留言:0更新日期:2012-04-11 18:40
规模可调的平板显示器件驱动电路,属于电子技术领域,特别涉及平板显示器件的驱动电路。包括时钟发生器、列移位寄存器、列锁存器、列信号驱动电路、行移位寄存器和行扫描驱动电路,还包括一个行列数控制模块,通过行列数控制模块实现规模可调;时钟发生器1上可以增加一个级联使能端16,以实现级联。本发明专利技术是一种可适用于不同规模平板显示器件的驱动电路,具有优异的移植性,并能根据平板显示器件面板的尺寸来调整FPD电路规模,以驱动不同规模的平板显示器件;同时具有级联功能,以驱动更大规模的平板显示器件。因为整个驱动电路主要利用的是基本的数字单元电路,使得整个电路结构简单,便于集成。

【技术实现步骤摘要】

规模可调的平板显示器件驱动电路,属于电子
,特别涉及平板显示器件的驱动电路。
技术介绍
平板显示器(FPD)比起传统的阴极射线管(CRT),具有薄形、轻质、低压驱动、低功耗、没有X射线和闪烁等突出优点。使得它在便携电脑、便携电视、壁挂式电视、计算机、家用电器等方面的应用令人瞩目,已使信息高速电路、HDTV、多媒体等方面采用FPD的问题成为热门话题。平板显示器主要包括液晶显示器(LCD)、发光二极管显示器(LED)、等离子体显示器(PDP)、电致发光显示器(ELD)和场致发射显示器(FED)等。特别是液晶显示器具有工作电压低、功耗小、显示信息量大、寿命长、易集成、方便携带和电磁辐射污染小等优点,在显示技术中异军突起,具有良好的发展前景,被广泛应用于手机、PDA产品、手持式仪器仪表和家用电器等电子产品与设备中。平板显示器的迅速发展离不开与其配套的驱动电路,它是平板显示器工业的另一大分支,占有及其重要的地位。在平板显示器整机中,其显示驱动电路不管是技术含量还是价格比例都很大,因此可以说驱动电路的发展在很大程度上制约着平板显示器的进步。驱动电路是平板显示系统重要组成部分,是专门用于计算机或MCU和平板显示屏之间的接口电路,它的主要功能是通过对其输出到平板显示器件电极上电位信号进行相位、峰值、频率等参数的调制来建立驱动电场。参照现有的专利(CN1052565A和美国专利6,275,204等),目前已有的平板显示驱动电路主要由时钟发生器1、列移位寄存器2、列锁存器3、列信号驱动电路4、行移位寄存器5和行扫描驱动电路6组成,其基本结构大体上如图1所示。时钟发生器1的外接时钟端11接收外加的时钟信号CLK;其同步端12接收水平同步信号HD和垂直同步信号VD来做为参考定时信号,水平同步信号HD和垂直同步信号VD与下文中的DI视频输入信号同步。列移位寄存器2的数据输入端21外接来自PC或MCU的视频输入信号DI,其时钟端22接时钟发生器1的输出脉冲端13,接收列移位脉冲CLK1。多数平板显示器(特别是液晶显示器)的工作方式是逐行扫描,即将一行中各列信号同时加到显示器列电极上,并维持一个行扫描的时间。等到该行维持时间结束,转移到下一行(即下一行加选择电压)时,显示器各列电极上电压应同时转变成下一行时间上应施加的电压。列移位寄存器2的功能是在移位脉冲CLK1作用下,设有n列,通过n个CLK1脉冲周期时间,把n个列信号依次全部存入列移位寄存器2中,并可由列移位寄存器2的n位并行输出端23同时向列锁存器3并行输出。列锁存器3的n位并行数据输入端31,与列移位寄存器2的n位并行输出端23对接;其时钟信号端32接时钟发生器1的输出脉冲端14,接收锁存脉冲信号LP;列锁存器的n位输出端33接列信号驱动电路4的n位并行输入端41。列锁存器3在锁存脉冲LP作用下,能将输入端31的n位列信号同时转移到输出端41,当LP作用完后,输入口和输出口之间处于高阻态。列信号驱动电路4的n位输入端41接列锁存器3的n位输出端33,其n位输出端42直接接平板显示器件7的n个列电极引线。列信号驱动电路4在这里起一个电平转移作用,V0-Vx作为列信号驱动电路的偏压输入,可供列电极选用,其输出电平需要根据平板显示器件的特点而作选择。行移位寄存器5的时钟端52接时钟发生器1的输出脉冲端14,接收移位脉冲信号CLK2;其串行输入端51接时钟发生器1的输出脉冲信号端15,接收帧信号FLM作为置位信号;行移位寄存器5只有1位串行输入方式,当FLM信号有效时,数据为帧信号FLM,脉宽占一行时间,在行移位寄存器5中只存入一个脉冲信号,然后在移位脉冲信号CLK2作用下逐位向前移动。行移位脉冲信号CLK2的周期是列移位脉冲信号CLK1的n倍(n为列数),行移位寄存器5的移位脉冲间隔为一个行周期,且行移位脉冲CLK2和列锁存脉冲LP是同步的。驱动电路的工作原理如下如图2所示,(1)显示数据DI(设为第1行的)在列移位脉冲CLK1作用下,依次存入列移位寄存器2。当存满一个行周期中的所有列数据,帧信号FLM置高电平,将FLM信号移入行移位寄存器5;列锁存器3在锁存脉冲LP作用下,同时将该行的显示数据锁存到列锁存器3中,并输出到列信号驱动电路4,列信号驱动电路4产生显示器件各列电极的驱动电压,这时第1行选通,从而实现第1行的显示操作;(2)在显示第1行的同时,第2行的显示数据DI在数据移位脉冲信号CLK1的作用下传输给列移位寄存器2,在第二行数据传输完成后,帧信号FLM置为低电平,在锁存脉冲信号LP作用下,将显示数据DI锁存到列锁存器3中,同时将FLM信号移入行移位寄存器5,并且行移位寄存器5内的数据同时移位一次,并在行扫描驱动电路6上输出,从而实现了第2行的显示操作。循环步骤(2),完成一帧所有行的显示操作;循环步骤(1)、(2),完成下一帧的显示操作。但是,前面所述的驱动电路行列移位寄存器都是固定位数的寄存器,而一款驱动电路都只能驱动某一特定规模(规模是指显示器件的行列像素)的FPD,不具有通用性。由于FPD的规格相差较大,而针对每一个尺寸规模的FPD都要为其开发专门的驱动电路,这样浪费了大量的人力物力和时间。
技术实现思路
本专利技术的目的是提供一种可以用于不同规模的FPD面板的显示驱动电路,能根据不同FPD面板的具体尺寸来调整FPD驱动电路规模。本专利技术的驱动电路是一个功能较为完备的FPD驱动电路。为了满足当今大多数的较小规模的FPD显示应用的实际需要,我们所设计的FPD驱动电路具有m个COM(行)和n个SEG(列)输出,它主要有以下的几个主要功能(1)驱动FPD进行显示;(2)支持以总线形式直接与MCU相联;(3)可驱动不同规模的FPD(m×n),m,n可以连续取值;(4)通过多个驱动电路的级联以驱动较大规模的FPD。本专利技术的规模可调的平板显示器件驱动电路,如图3所示,包括时钟发生器1、列移位寄存器2、列锁存器3、列信号驱动电路4、行移位寄存器5和行扫描驱动电路6,其特征是,它还包括一个行列数控制模块8,通过行列数控制模块8的两个输入端81和82可以分别置入需要驱动的平板显示器件的行数NH和列数NL,以实现规模可调;并在时钟发生器1上可以增加一个级联使能端16,以实现级联;另外,还新加了两个缓冲器,缓冲器A在时钟发生器1的输出脉冲端14和行移位寄存器5的时钟端52之间,缓冲器B在时钟发生器1的输出脉冲端13和列移位寄存器2的时钟端22之间,分别控制行和列的移位脉冲。行列数控制模块8是由列数控制子模块9和行数控制子模块10两个子模块构成(见图4)。列数控制子模块9和行数控制子模块10都是由可置数计数器组成,其计数器的最大计数分别为列移位寄存器2和行移位寄存器5的寄存器的位数。行列数控制模块8的行数输入端81和列数输入端82接外部行列数控制输入端,可以通过它来输入需要驱动的FPD的行列数目(NH、NL);其列计数时钟端83接时钟发生器1的输出脉冲端13,把列移位脉冲CP1作为列的计数时钟;行计数时钟端84接时钟发生器1的输出脉冲端14,把行移位脉冲CP2作为行的计数时钟;行列数控制模块8的行移位脉冲控制端85接缓冲器A的使能端,以控制行移位脉冲;列移位脉冲控制端8本文档来自技高网
...

【技术保护点】
规模可调的平板显示器件驱动电路,包括时钟发生器(1)、列移位寄存器(2)、列锁存器(3)、列信号驱动电路(4)、行移位寄存器(5)和行扫描驱动电路(6),其特征是,它还包括一个行列数控制模块(8),通过行列数控制模块(8)的两个输入端(81)和(82)可以分别置入需要驱动的平板显示器件的行数(NH)和列数(NL),以实现规模可调;另外,还新加了两个缓冲器,缓冲器A在时钟发生器(1)的输出脉冲端(14)和行移位寄存器(5)的时钟端(52)之间,缓冲器B在时钟发生器(1)的输出脉冲端(13)和列移位寄存器(2)的时钟端(22)之间,分别控制行和列的移位脉冲。

【技术特征摘要】

【专利技术属性】
技术研发人员:杨传仁李益全
申请(专利权)人:电子科技大学
类型:发明
国别省市:90[中国|成都]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1