具有多工输出模块及循序输入模块的数据存取接口与方法技术

技术编号:3023785 阅读:266 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供用于液晶显示芯片中存储器与源极间的数据存取接口,包含多工输出模块以及循序输入模块。假设存储器一行为N比特。多工输出模块输出一行N比特数字数据。多工输出模块包含暂存单元,用来将存储器输出的整行N比特数据暂存起来;以及多工单元,用来选取N比特中M比特输出到源极,并以N/M次将全部N比特输出到源极。循序输入模块包含N个锁存器及N/M个锁存控制信号,每个锁存控制信号启动时会将来自多工输出模块的M比特数据存入M个锁存器,直到全部锁存控制信号都依序启动过后,N比特的数据便全部存入N个锁存器中以供源极使用。

【技术实现步骤摘要】

本专利技术提供一种数据存取接口 ,尤指一种应用于液晶显示芯片中以减少 布局面积及功率消耗的数据存取接口及相关方法。
技术介绍
液晶显示器(liquid crystal display, LCD)及相关的显示装置为薄小的显 示装置,并可见于众多的电器产品之中,分布范围亦非常地广泛,例如,从 手提通讯装置、笔记型电脑及数码照相机的领域,乃至到航空及医疗诊断仪 器的领域皆被拿来使用。液晶显示器可以在保持良好的色彩对比及屏幕扫描 更新频率的情形之下,提供平面、细致、高解析度的画面,在大部分应用液 晶显示器的电子产品中(例如手提通讯装置),由于其电池所提供的电力是珍 贵并有限的,随着人们对于显示器视觉感受以及硬件要求的提高,如何提供 更高效率、低成本和更小尺寸的液晶显示器,则成为未来显示器发展的重点。请参阅图1,图1是公知液晶显示芯片中数据存取系统100的功能方块 图。数据存取系统100包含有一数据储存装置110以及一源极装置120。数 据储存装置110包含有一存储器(memory)112以及一暂存单元114,而源极装 置120包含有一源极驱动电路(source driver) 122以及一暂存单元124,其 中暂存单元114包含有多个锁存器(latch) 114一1~114—n以及暂存单元124 包含有多个锁存器(latch) 124J 124—n。数据存取系统100中的存储器112 用来储存对应于液晶显示器中每一像素(pixel)的三原色(R、 G、 B)的数 字数据,举例来说, 一像素中每一种原色(R、 G、或B)的数字数据由6个 bits来表示,换句话说,假设存储器112中每一行(row)储存有128个像素的 数字数据的话,则由于每一个像素中各包含有三种(R、 G、 B)原色数据, 因此每一个像素的像素数据的比特大小为6*3=18比特,而在存储器112中每 一行的比特大小即为128*18=2304比特。另一方面,源极装置120中的源极 驱动电路122利用存储器112所提供的像素数据来驱动液晶显示器上的显示 面板(未显示)以显示对应于像素数据的图像。请注意,上述存储器112以及源极驱动电路122的运作方式为熟习此项技术者所熟知,在不影响本专利技术 技术揭露的情形下,在此不予赘述。在公知数据存取系统100中,存储器112中每一行数据经由传输线al an 被暂存单元114中的多个锁存器114—1~114—n撷取并锁存于相对应的锁存器 中。如上所述,若锁存器114—1~114—n为lbit(比特)大小的锁存器,则暂存单 元114需要128*18=2304个锁存器以锁存存储器112中每一行完整像素数据 (亦即n=2304)。接下来,暂存单元114中每一个锁存器各自经由一条传输 线将其所暂存的数字数据传递到源极装置120的暂存单元124中相对应的锁 存器。请注意,在本例中,由于暂存单元114有2304个锁存器,因此在习知 数据存取系统100中就必须要有2304条传输线(如第1图所示的Ll Ln )耦 接于暂存单元114以及暂存单元124之间,因此大大地增加数据存取系统100 所需的布局面积。同理,源极装置120中的暂存单元124亦包含有相对应锁 存器114_1 114_!1数目的锁存器124一1~124—n,等到暂存单元124中锁存器 124_l~124—n完整接收暂存单元114所传输的整行数字数据之后,暂存单元 124将该整行数字数据传送至源极驱动电路122,而源极驱动电路122依据该 整行数字数据来进行后续图像处理以达到驱动后端显示面板中各行像素的目 的。如上所述,在习知液晶显示芯片中,数据储存装置110以及源极装置 120之间需要2304条传输线来传递数据,如此一来,不仅大大增加了液晶显 示器所需的线路布局面积以及配线成本,并且当数据经由太多条传输线来进 行传输时会因传输线上负载过大而导致整体功率消耗大增而大大的减低液晶 显示芯片的工作效能。请参阅图2,图2为另一习知液晶显示芯片中数据存取系统200的功能 方块图。数据存取系统200包含有一存储器212、对应一个像素比特宽度的 存储器输出总线223与一源极装置220。源极装置220包含有一源极驱动电 路222、 一暂存单元224与一锁存控制移位单元226,其中暂存单元224包含 多个拴锁器224_1 224—n (如同第1图所示的锁存器124—1~124—n),而锁存 控制移位单元226包含有多个移位器226一1 226一n,用来将一个由存储器212 送出的像素数据输入至暂存单元224,这种作法可以消除存储器212到源极 间的直接绕线,但是假如每一行有128个像素,则存储器212就要被读取128 次,亦即存储器阵列就要被启动128次,如此将使功率消耗大增好几倍
技术实现思路
根据本专利技术的权利要求,其揭露一种用于存储器与源极之间的数据存取 接口。该数据存取接口包含有一多工输出模块以及一循序输入模块。该多工 输出模块属于存储器部分,包含有一暂存单元以及一多工单元,假设存储器的一行的比特数是N比特,该暂存单元用来储存存储器欲输出的N比特数字 数据;以及该多工单元耦接于该暂存单元,用M个多工器来选取并输出该N 比特数字数据。该循序输入模块属于源极部分,包含有N个拴锁器及N/M个 锁存控制信号,每个锁存控制信号启动时会将来自多工输出模块的M比特数 据存入M个锁存器,直到全部锁存控制信号都依序启动过后,N比特的数据 便全部存入N个锁存器中以供源极使用。因此,在本专利技术中源极与存储器间, 亦即循序输入模块及多工输出模块间将有M个数据传输线。再者,根据本专利技术的权利要求,其还揭露一种应用于液晶显示芯片内存 储器的数据存取方法。该数据存取方法包含有(a)在一存储器内使其数据比 特的读取行为是一次输出一整行N比特的数字数据,并使用一暂存单元接收 该N比特数字数据,此动作会启动存储器阵列,是主要消耗功率的来源;(b) 使用一多工单元自该暂存单元所暂存的该N比特数字数据中利用N/M选1 之多工器来选取出其中一部分M比特的数字数据,并将该部分数字数据传输 出去,此动作不用启动存储器阵列,只有多工器在消耗功率;以及(c)持续地 由多工单元输出M比特数字数据,经过N/M次后,整行N比特数字数据便 全部传输出去。本方法只有在步骤(a)时有启动存储器阵列,因此可大幅减少 功率消耗。附图说明第1图为习知液晶显示芯片中数据存取系统的功能方块图。第2图为另一习知液晶显示芯片中数据存取系统的功能方块图。第3图为本专利技术数据存取系统的一实施例的功能方块图。第4图为第3图所示的数据存取接口的详细结构示意图。第5图为第3图所示的数据存取接口中控制单元送出的信号的时序关系图。第6图为第3图所示数据存取系统利用数据存取接口来传递比特数据的一实施例的流程图。主要组件符号说明<table>table see original document page 7</column></row><table>具体实施方式请参阅图3,图3为本专利技术数据存取系统300的一实施例的功能方块图。 本实施例中,数据存取系统300包含有一数据储存装置310、 一源极装置320 以及一控制单元3本文档来自技高网
...

【技术保护点】
一种用于存储器与源极之间的数据存取接口,包括:多工输出模块,用来将一N比特数字数据以每次M比特的方式输出,M小于N且N为M的整数倍;以及循序输入模块,用M条输入线以循序锁存的方式存入该N比特数字数据;其中该多工输出模 块包含有:暂存单元,用来自该存储器接收其一整行的该N比特数字数据;以及多工单元,耦接于该暂存单元,用来持续地自该暂存单元所暂存的该N比特数字数据中选取出其中一部分数字数据,并将该部分数字数据传输出去,以输出该N比特数字数据。

【技术特征摘要】

【专利技术属性】
技术研发人员:萧景芳
申请(专利权)人:奕力科技股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1