液晶显示装置及其驱动方法制造方法及图纸

技术编号:3022917 阅读:127 留言:0更新日期:2012-04-11 18:40
本发明专利技术是一种液晶显示装置及其驱动方法,该装置包括一基板、复数数据线、复数栅极线、一栅极驱动电路、以及一源极驱动电路。该基板,包括一像素数组,该像素数组包含复数个呈矩阵排列的像素。该复数数据线电性连接至该像素数组。该复数栅极线电性连接至该像素数组,这些栅极线包括复数奇数栅极线与复数偶数栅极线,其中该复数奇数栅极线的其中之一与该复数偶数栅极线的其中之一电性连接至同一列的像素。该栅极驱动电路包括一第一栅极驱动电路及一第二栅极驱动电路,该第一栅极驱动电路与所述奇数栅极线电性连接,该第二栅极驱动电路与所述偶数栅极线电性连接。该源极驱动电路电性连接至所述数据线。本发明专利技术降低电路设计的复杂度以及降低成本。

【技术实现步骤摘要】

本专利技术有关于一种液晶显示装置,特别是有关于一种液晶显示装置的像 素结构及其驱动方法。
技术介绍
随着显示技术的演进,传统的阴极射线管显示器已逐渐被淘汰。更轻、 更薄、更省功耗的显示器,例如液晶显示装置、电浆显示器等,也逐渐成为 市场上的主流产品。在液晶显示装置技术蓬勃发展的同时,许多差异化产品也被提出,例如双视显示器(dualviewdisplay)、三维度显示器(3D display)等, 与之相关的研究也逐渐增加。图1是传统的三维度显示器的像素结构示意图。如图1所示,三维度显 示器10包含栅极驱动电路101、源极驱动电路102以及复数个呈矩阵式排列 的像素103,搭配特殊的像素布局方式与各种薄膜材,使得使用者在观看时, 只有左眼看得到奇数行像素显示的影像,右眼只看得到偶数行像素显示的影 像。如此一来,立体显示的目的就能达成。请参阅图2,其为传统的三维度显示器的驱动架构系统方块图。此驱动 架构系统包含第一输入源201、第二输入源202、时序控制集成电路204、同 步动态随机存取存储器205 (Static Dynamic Random Access Memory, SDRAM),以及源极驱动电路102。传统上,由于传送奇数行像素的数据与 传送到偶数行像素的数据区是分别由两个不同的输入源所提供,为了要使不 同的输入来源所传送的数据能够同步,因此需要利用SDRAM 205来作为帧 存储器(Frame Memory),以储存从第一输入源201及第二输入源202传送进 来的数据。通过这样的驱动方式虽然可以达到立体显示的效果,但此种架构至少有以下缺点1. SDRAM价格相当昂贵,会导致成本上升。2.由于要利 用SDRAM来做数据的储存以及读取,因此时序控制集成电路204会需要更 多的控制信号,进而提高控制电路的复杂度。与三维度显示器所遭遇的问题 类似传统的双视显示器也需要利用SDRAM来作为帧存储器,所以也会有 上述成本上升、控制信号复杂等缺点。综上所述,在三维度显示器与双视显示器的设计与制造仍面对许多挑 战;如何能降低电路设计的复杂度以及降低成本,仍是此业界需要努力解决 的问题。
技术实现思路
本专利技术的一目的在于提供一种液晶显示装置,包括 一基板、复数数据 线、复数栅极线、 一第一栅极驱动电路、 一第二栅极驱动电路以及一源极驱 动电路,该基板包括一像素数组,该像素数组包含复数个呈矩阵排列的像素; 所述数据线电性连接至该像素数组;所述栅极线电性连接至该像素数组,所 述栅极线包括复数奇数栅极线与复数偶数栅极线,其中该复数奇数栅极线的 其中之一与该复数偶数栅极线的其中之一电性连接至同一列的像素;该第一 栅极驱动电路与所述奇数栅极线电性连接;该第二栅极驱动电路与这些偶数 栅极线电性连接;该源极驱动电路电性连接至这些数据线。本专利技术的另一 目的在于提供一种液晶显示装置的驱动方法,该液晶显示 装置包含一像素数组,该方法包含接收一第一数据信号;使能一第一像素 列;传送该第一数据信号至该第一像素列的奇数个像素;接收一第二数据信 号;使能一第二像素列;以及传送该第二数据信号至该第二像素列的偶数个 像素。在参阅附图及随后描述的实施方式后,任何熟习本专利技术所属
的 一般技艺者便可了解本专利技术的其它目的、优点,以及本专利技术的技术手段及实 施方式。本专利技术降低电路设计的复杂度以及降低成本。 附图说明图1为传统的三维度显示器的像素结构示意图。 图2为传统的三维度显示器的驱动架构系统方块图。 图3为本专利技术液晶显示装置的像素结构示意图。 图4为本专利技术液晶显示装置的驱动架构系统方块示意图。图5为本专利技术液晶显示装置的栅极驱动信号时序图。 图6为本专利技术液晶显示装置的驱动方法流程图。 主要元件符号说明10:三维度显示器 102:源极驱动电路 201:第一输入源 204:时序控制集成电路 30:液晶显示装置 302:第二栅极驱动电路 304:像素 305:第一栅极线307:数据线 401402:第二输入源具体实施方式请参考图3,其为本专利技术液晶显示装置实施例的示意图。液晶显示装置 30包含第一栅极驱动电路301、第二栅极驱动电路302、源极驱动电路303、 复数个呈矩阵式排列的像素304、 M条沿列方向排列且互相平行的第一栅极 线305,以及M条沿列方向排列且互相平行的第二栅极线306,其中M为正 整数。其中第一栅极线305与第二栅极线306,举例而言,可分别为奇数栅101:栅极驱动电路103:像素 202:第二输入源 205:同步动态存储器 301:第一栅极驱动电路 303:源极驱动电路306:第二栅极线 :第一输入源404:时序控制集成电路极线与偶数栅极线。这些第一栅极线305电性连接到第一栅极驱动电路301, 这些第二栅极线306电性连接到第二栅极驱动电路302,其中第一栅极驱动 电路301和第二栅极驱动电路302分别用以使能(enable)第一栅极线305及第 二栅极线306。该第一栅极驱动电路301与这些第一栅极线305电性连接; 该第二栅极驱动电路302与这些偶数栅极线306电性连接。液晶显示装置30 还包含N条沿行方向排列且互相平行的数据线307,其中N为正整数;源极 驱动电路303电性连接到这些数据线307,其用以提供数据信号给这些数据 线307。此外,这些数据线307与这些栅极线305和306实质上相互垂直。在此实施例中,位于同一列的奇数行像素304电性连接到第一栅极线 305,位于同一列的偶数行像素304电性连接到第二栅极线306。在传统的像 素连接方式中,同一列上的所有像素都由同一个栅极驱动电路来控制;也就 是说同一列的像素只能够同时全部被使能或者是全部被失能(disable)。然而 通过本专利技术所提供的像素布局方式,可以使位于同一列的奇数行像素与偶数 行像素在不同时间被使能,因此可以达到降低电路设计的复杂度以及降低成 本的目标。需特别提及的是,虽然本实施例中举的例子是将同一列的像素区 分为奇数行像素与偶数行像素来分别予以控制,然而本专利技术并不限制于此, 也可视实际上的设计来变化像素区分的方式,例如以相邻的两个或两个以上 的像素当作一个基本的控制单位。请参阅图4,其为本专利技术液晶显示装置的一实施例的驱动架构系统方块 图。此驱动架构系统包含第一输入源401、第二输入源402、时序控制集成 电路404、以及源极驱动电路303。第一输入源401及第二输入源402分别 用以传送第一数据信号(SOURCE一l input)以及第二数据信号(SOURCE一2 input)给时序控制集成电路404,再由时序控制集成电路404依序传送给源极 驱动电路303,其中第一数据信号及第二数据信号分别为传送给奇数行数据 线和传送给偶数行数据线的信号。如图3所示,当第一栅极驱动电路301将 第一栅极线305使能时,源极驱动电路303便会搭配传送第一数据信号到奇数行数据线;而在第二栅极驱动电路302将第二栅极线306使能时,源极驱 动电路303便会搭配传送第二数据信号给偶数行数据线。意即,前述第一栅 极线305以及第二栅极线306可分别于被使能期间接收第一数据信号以及第 二数据信号。图5为本专利技术液晶显示装置实施例的栅极驱动信号时序图。请同时参阅 图3及图5本文档来自技高网
...

【技术保护点】
一种液晶显示装置,其特征在于,所述液晶显示装置包括:一基板,该基板包括一像素数组,该像素数组包含复数像素,呈矩阵排列;复数数据线,其电性连接至所述像素数组;复数栅极线,其电性连接至所述像素数组,所述栅极线包括复数呈奇 数编号的栅极线与复数呈偶数编号的栅极线,其中所述呈奇数编号的栅极线的其中之一与所述呈偶数编号的栅极线的其中之一电性连接至同一列的像素;一第一栅极驱动电路,其与所述呈奇数编号的栅极线呈电性连接,用以使能所述呈奇数编号的栅极线,使所述呈 奇数编号的栅极线于一被使能期间可接收一第一数据信号;一第二栅极驱动电路,其与所述呈偶数编号的栅极线呈电性连接,用以使能所述呈偶数编号的栅极线,使所述呈偶数编号的栅极线于一被使能期间可接收一第二数据信号;以及一源极驱动电路,其 电性连接至所述数据线,用以传送数据信号。

【技术特征摘要】

【专利技术属性】
技术研发人员:陈耿铭周明忠洪集茂
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1