简化集成电路引脚数的装置、产品及系统制造方法及图纸

技术编号:2903657 阅读:179 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术提供一种简化集成电路引脚数的装置、产品及系统。所述简化集成电路引脚数的装置包括一种能够控制至少一个PC卡的操作的集成电路,该集成电路也能够不依靠由该PC卡产生的CAUDIO/SPKR#/BVD2信号线来控制该PC卡。一种简化集成电路引脚数的产品包括一个存储媒介,当被一个机器执行时该存储媒介存储指令并导致下列操作:通过一个遵守一个可交换插卡体系结构接口状态寄存器的PC卡控制器集成电路来忽略一个与该状态寄存器相关的BVD2信号;以及固定该BVD2信号的值为一个选定值。(*该技术在2016年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术揭示一种简化了引脚数的集成电路。具体涉及一种简化集成电路引脚数的装置、产品及系统。
技术介绍
常规PC卡控制器包括一个称为CAUDIO/SPKR#/BVD2的引脚,该引脚在一些模式中被用作为一个来自PC卡的音频输入,在另一些模式中,被用作为一个电池电压检测输入。常规控制器也包括一个引脚,称为SPKROUT#或SPRK_OUT#,该引脚输出与CAUDIO/SPKR#/BVD2相关的音频数据至一个扬声器接口芯片、一个CODEC或者其他一些使用该音频信息的逻辑。其他常规控制器提供双插槽PC卡控制器。在这些控制器中每个插槽包括一个CAUDIO/SPKR#/BVD2引脚,在PC卡控制器中的特殊逻辑将来自该两个输入的音频数据结合为一个音频输出,称为SPKROUT#。在一些PC卡的配置中,CAUDIO/SPKR#/BVD2引脚提供对一个电池状态的指示。常规P C卡控制器包括传统Intel 82365ExCA(可交换插卡体系结构)程序寄存器,这些寄存器向软件报告电池状态。PC卡标准定义了两个电池电压检测引脚:CAUDIO/SPKR#/BVD2和CSTSCHG/STSCHG#/BVD1。这些常规控制器不提供简化的引脚数,因此会将其放入更经济高效的封装中,和/或形状较小的封装中。
技术实现思路
本技术提供了一种简化集成电路引脚数的装置,包括一-->种控制至少一个PC卡的操作的集成电路,所述集成电路也能够不依靠由所述PC卡产生的CAUDIO/SPKR#/BVD2信号线来控制所述PC卡。本技术所述的简化集成电路引脚数的装置,其中:所述至少一个PC卡包括一个16比特PCMCIA存储卡,所述16比特PCMCIA存储卡包括一个电池,所述集成电路进一步固定所述CAUDIO/SPKR#/BVD2信号线的值从而产生指示所述电池状态的信号。本技术所述的简化集成电路引脚数的装置,其中:所述至少一个PC卡被选自一个组,该组包括一个16比特PCMCIA输入/输出卡、一个16比特PCMCIA存储卡和一个CardBus卡。本技术所述的简化集成电路引脚数的装置,其中:所述集成电路也能够通过从所述集成电路上不包括一个SPKR#_OUT信号从而不依靠一个SPKR#_OUT信号来进行操作。本技术所述的简化集成电路引脚数的装置,其中:所述集成电路遵守一个ExCA(“可交换插卡体系结构”)接口状态寄存器,所述集成电路进一步能够在一个状态寄存器中设置一个与一个BVD2信号相关的比特为一个预制值。本技术提供了一种简化集成电路引脚数的产品,包括一个存储媒介,当被一个机器执行时该存储媒介存储指令并导致下列操作:一PC卡控制器集成电路不包括一个CAUDIO/SPKR#/BVD2信号线,采用一个可交换插卡体系结构接口状态寄存器显示该PC卡控制器集成电路所处的状态;以及固定所述BVD2信号的值为一个选定值。其中当被所述机器执行时,所述指令导致下述额外的操作:不依靠由所述PC卡产生的一个CAUDIO/SPKR#/BVD2信号线来操作至少一个PC卡。-->本技术所述的简化集成电路引脚数的产品,其中当被所述机器执行时,所述指令导致下述额外的操作:不依靠一个SPKR#_OUT信号来操作所述PC卡控制器集成电路。本技术提供了一种系统,包括一个主处理器;以及一个与所述主处理器传输信息的PC卡控制器集成电路,所述PC卡控制器集成电路连接于至少一个PC卡并控制所述PC卡的操作,所述PC卡控制器集成电路不包括一个CAUDIO/SPKR#/BVD2信号线。本技术所述的简化集成电路引脚数的系统,其中:所述至少一个PC卡包括一个包含电池的16比特PCMCIA存储卡,所述PC卡控制器集成电路进一步固定一个所述CAUDIO/SPKR#/BVD2信号线的值从而产生指示所述电池状态的信号。本技术所述的简化集成电路引脚数的系统,其中:所述至少一个PC卡是选自一个组,该组包括一个16比特PCMCIA输入/输出卡、一个16比特PCMCIA存储卡和一个CardBus卡。本技术所述的简化集成电路引脚数的系统,其中:所述集成电路也能够通过从所述集成电路上断开一个SPKR#_OUT信号来不依靠一个SPKR#_OUT信号进行操作。本技术所述的简化集成电路引脚数的系统,其中:所述集成电路遵守一个ExCA(“可交换插卡体系结构”)接口状态寄存器,所述集成电路进一步能够在一个状态寄存器中设置一个与一个BVD2信号相关的比特为一个预制值。本技术所述简化集成电路引脚数的装置、产品及系统,能够控制至少一个PC卡的操作的集成电路,且该集成电路进一步能不依靠由PC卡产生的CAUDIO/SPKR#/BVD2信号线来控制该PC卡。-->本技术所述的简化集成电路引脚数的装置、产品及系统,可移除集成电路中的CAUDIO/SPKR#/BVD2信号线及SPKR#_OUT信号线,从而简化集成电路的结构,以使集成电路适用于更经济高效的封装。附图说明图1所示描述了一种示范系统实施例。图2所示为一个描述基于一个实施例的示范操作的流程图。具体实施方式本实施例所主张的主旨的特征和优势将通过下述详细说明以及参考附图而变得更为明显。虽然下述具体实施方式将根据例证性的实施例来继续展开说明,但是关于它的很多选择,修改以及变化对于本领域的技术人员来说都是显而易见的。应当注意的是,所主张的主旨应被广泛考虑。图1所示描述了一个所主张主题的系统实施例100。该系统100通常包括一个主处理器112、一根总线122、一个用户接口系统116、一个芯片组114、系统存储器121、PC卡控制器电路110、音频子系统电路106和电源开关电路102。本文中任何实施例中使用的“电路”包括,例如,单一的或任何组合的硬连线电路、可编程电路、状态机电路和/或用来存储被可编程电路执行的指令的固件。同样地,在文中的任意实施例中,电路110和/或102可被具体化为一个或多个集成电路,和/或构成它们的一部分。本文中使用的“集成电路”是指一个半导体设备和/或微电子设备,例如,一个半导体集成电路芯片。具体化为一个集成电路,电路110包括多个输入/输出引脚,该引脚用来连接电路110至一个或多个系统-->100的元件和/或外部元件。该实施例也包括一个存储设备118。存储设备118包括,例如,一个磁媒体、光媒体和/或半导体媒体,例如,一个硬盘设备。主处理器112包括本领域所公知的任何种类的处理器,例如一个Intel Pentium IV处理器。总线122包括各种总线类型来传输数据和指令。例如,总线122遵守2002年7月22日由美国俄勒冈州的波特兰的外围元件互连专业组公布的外围元件互连(PCI)ExpressTM基础规范修订本1.0(本文中称为一个“PCI ExpressTM总线”)。该总线122选择地或额外地遵守一个串行外设接口(SPI)规范(本文中称为一个“SPI总线”)或一个与PCI局域总线规范译本2.2兼容的32比特并行总线。主处理器112、系统存储器121、芯片组114、总线122、PC卡控制器电路110、音频子系统电路106和电源开关电路102包含本文档来自技高网...

【技术保护点】
一种简化集成电路引脚数的装置,其特征在于,包括:    一种控制至少一个PC卡的操作的集成电路,所述集成电路不包括CAUDIO/SPKR#/BVD2信号线。

【技术特征摘要】
US 2005-2-28 11/068,2451.一种简化集成电路引脚数的装置,其特征在于,包括:一种控制至少一个PC卡的操作的集成电路,所述集成电路不包括CAUDIO/SPKR#/BVD2信号线。2.根据权利要求1所述的简化集成电路引脚数的装置,其特征在于,其中:所述至少一个PC卡包括一个16比特PCMCIA存储卡,所述16比特PCMCIA存储卡包括一个电池,所述集成电路进一步固定所述CAUDIO/SPKR#/BVD2信号线的值从而产生指示所述电池状态的信号。3.根据权利要求1所述的简化集成电路引脚数的装置,其特征在于,其中:所述至少一个PC卡被选自一个组,该组包括一个16比特PCMCIA输入/输出卡、一个16比特PCMCIA存储卡和一个CardBus卡。4.根据权利要求1所述的简化集成电路引脚数的装置,其特征在于,所述集成电路上不包括一个SPKR#_OUT信号线。5.一种简化集成电路引脚数的产品,其特征在于,包括:一个存储媒介,当被一个机器执行时该存储媒介存储指令并导致下列操作:一PC卡控制器集成电路不包括一个CAUDIO/SPKR#/BVD2信号线,采用一个可交换插卡体系结构...

【专利技术属性】
技术研发人员:尼尔摩洛
申请(专利权)人:美国凹凸微系有限公司
类型:实用新型
国别省市:US[美国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1