半导体存储装置及其制造方法制造方法及图纸

技术编号:27527972 阅读:21 留言:0更新日期:2021-03-03 10:58
一种半导体存储装置及其制造方法,所述半导体存储装置包括:第一存储芯片,所述第一存储芯片内形成有第一存储阵列;第二存储芯片,所述第二存储芯片内形成有第二存储阵列;所述第一存储芯片和所述第二存储芯片之间堆叠形成电连接,所述第一存储芯片内形成有第一电路、至少部分第二电路以及共用电路,所述第一电路用于控制所述第一存储阵列,所述第二电路用于控制所述的第二存储阵列,所述第一电路与所述第一存储阵列连接,所述第二电路与所述第二存储阵列连接,所述共用电路连接所述第一电路和第二电路。所述半导体存储装置的集成度和数据传输效率提高。数据传输效率提高。数据传输效率提高。

【技术实现步骤摘要】
半导体存储装置及其制造方法


[0001]本专利技术涉及集成电路
,尤其涉及一种半导体存储装置及其制造方法。

技术介绍

[0002]由于易失性存储芯片(如DRAM)的读取速度更快,而非易失性存储芯片(如NAND flash)具备掉电不丢失数据的优点,因此,多数现代数据处理系统需要同时包含易失性存储芯片和非易失性存储芯片,以利用其各自的优点。由于易失性存储芯片和非易失性存储芯片的结构不同,通常采用不同工艺制程制造,各自形成独立的芯片。
[0003]当数据处理系统同时包含易失性存储芯片以及非易失性存储芯片时,两种存储芯片通常独立存在,相互之间通过传输线连接,以进行数据传输。这种情形下的缺点是易失性存储芯片和非易失性存储芯片之间传输路径长,并且芯片接口以及传输线存在带宽限制,数据交互速度受限,且整体尺寸偏大,较难适应需高度集成化的应用场合。
[0004]因此,如何提高易失性存储芯片以及非易失性存储芯片之间的数据传输速度,提高集成度,是目前亟待解决的问题。

技术实现思路

[0005]本专利技术所要解决的技术问题是,提供一种半导体存储装置及其制造方法,以提高半导体存储装置的集成度及数据传输速度。
[0006]为了解决上述问题,本专利技术提供了一种半导体存储装置,包括:第一存储芯片,所述第一存储芯片内形成有第一存储阵列;第二存储芯片,所述第二存储芯片内形成有第二存储阵列;所述第一存储芯片和所述第二存储芯片之间堆叠形成电连接;所述第一存储芯片内还形成有第一电路、至少部分第二电路以及共用电路,所述第一电路用于控制所述第一存储阵列,所述第二电路用于控制所述的第二存储阵列,所述第一电路与所述第一存储阵列连接,所述第二电路与所述第二存储阵列连接,所述共用电路连接所述第一电路和第二电路。
[0007]可选的,包括:所述第一存储阵列为易失性存储阵列,所述第二存储阵列为非易失性存储阵列。
[0008]可选的,所述共用电路包括:控制逻辑单元、带隙基准单元、偏置单元、电源管理单元、分时复用单元或者校准单元中的一个或几个的组合。
[0009]可选的,所述存储阵列为二维或三维存储阵列。
[0010]可选的,所述第一存储芯片和所述第二存储芯片采用单晶硅或多晶硅衬底。
[0011]可选的,所述第一电路连接至所述半导体存储装置的I/O接口,所述第二存储阵列通过所述第二电路、共用电路以及第一电路与所述I/O接口连接,所述第一存储阵列通过所述第一电路与所述I/O接口连接。
[0012]可选的,所述第二电路和第一电路分别连接至所述半导体存储装置的I/O接口,所述第一存储阵列通过所述第一电路与所述I/O接口连接,所述第二存储阵列通过所述第二
电路与所述I/O接口连接。
[0013]可选的,所述共用电路包括接口控制单元,所述第一电路和第二电路分别与所述接口控制单元连接,所述接口控制单元连接至所述半导体存储装置的I/O接口,所述第一存储阵列和所述第二存储阵列通过所述接口控制单元与所述I/O接口连接。
[0014]本专利技术的技术方案还提供一种半导体存储装置的制造方法,包括:形成第一存储芯片,所述第一存储芯片内形成有第一存储阵列、第一电路、至少部分第二电路以及共用电路;形成第二存储芯片,所述第二存储芯片内形成有第二存储阵列;所述第一电路用于控制所述第一存储阵列,所述第二电路用于控制所述的第二存储阵列,所述第一电路与所述第一存储阵列连接,所述第二电路与所述第二存储阵列连接,所述共用电路连接所述第一电路和第二电路;将所述第一存储芯片和所述第二存储芯片堆叠形成电连接。
[0015]可选的,所述第一存储阵列为易失性存储阵列,所述第二存储阵列为非易失性存储阵列。
[0016]可选的,所述共用电路包括:控制逻辑单元、带隙基准单元、偏置单元、电源管理单元、分时复用单元或者校准单元中的一个或几个的组合。
[0017]可选的,所述存储阵列为二维或三维存储阵列。
[0018]可选的,所述第一存储芯片和所述第二存储芯片采用单晶硅或多晶硅衬底。
[0019]可选的,还包括在所述第一存储芯片上形成I/O接口,所述第一电路连接至所述半导体存储装置的I/O接口,所述第二存储阵列通过所述第二电路、共用电路以及第一电路与所述I/O接口连接,所述第一存储阵列通过所述第一电路与所述I/O接口连接。
[0020]可选的,还包括在所述第一存储芯片上形成I/O接口,所述第二电路和第一电路分别连接至所述半导体存储装置的I/O接口,所述第一存储阵列通过所述第一电路与所述I/O接口连接,所述第二存储阵列通过所述第二电路与所述I/O接口连接。
[0021]可选的,还包括在所述第一存储芯片上形成I/O接口;所述共用电路包括接口控制单元,所述第一电路和第二电路分别与所述接口控制单元连接,所述接口控制单元连接至所述半导体存储装置的I/O接口,所述第一存储阵列和所述第二存储阵列通过所述接口控制单元与所述I/O接口连接。
[0022]本专利技术的半导体存储装置的第一存储芯片与第二存储芯片之间通过芯片之间相互堆叠形成电连接,可以大大缩小两个芯片之间信号传送的I/O连接长度,大大减少连接电路的功耗,提高传输效率。并且,所述第一存储芯片和第二存储芯片之间相互堆叠,与两个芯片分离放置相比,能够极大的减小所述半导体存储装置的面积,提高集成度。
[0023]进一步,由于所述第一存储芯片和所述第二存储芯片之间距离较近,因此,第一存储芯片和第二存储芯片各自的存储阵列之间可以共用部分电路,从而节省电路面积,降低功耗。
附图说明
[0024]图1A至图1D为本专利技术的具体实施方式的半导体存储装置的结构示意图;
[0025]图2为本专利技术一具体实施方式的半导体存储装置的模块结构示意图;
[0026]图3为本专利技术一具体实施方式的半导体存储装置的共用电路的结构示意图;
[0027]图4A至图4C为本专利技术一具体实施方式的第一存储芯片和第二存储芯片的数据输
入/输出方式的示意图。
[0028]图5为本专利技术一具体实施方式的半导体存储装置的制造过程的流程示意图。
具体实施方式
[0029]下面结合附图对本专利技术提供的一种半导体存储装置及其制造方法的具体实施方式做详细说明。
[0030]请参考图1,为本专利技术一具体实施方式的半导体存储装置的结构示意图。
[0031]该具体实施方式的半导体存储装置包括:第一存储芯片101和第二存储芯片102,所述第一存储芯片101和第二存储芯片102堆叠连接。
[0032]所述第一存储芯片101和所述第二存储芯片102可以分别为不同类型的存储芯片。在一个具体实施方式中,所述第一存储芯片101为易失性存储器芯片,所述第二存储芯片102为非易失性存储器芯片。该具体实施方式中,所述第一存储芯片101为DRAM芯片,所述第二存储芯片102为NAND芯片。在其他具体实施方式中,所述第一存储芯片101还可以为SRAM芯片,所述第本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种半导体存储装置,其特征在于,包括:第一存储芯片,所述第一存储芯片内形成有第一存储阵列;第二存储芯片,所述第二存储芯片内形成有第二存储阵列;所述第一存储芯片和所述第二存储芯片之间堆叠形成电连接;所述第一存储芯片内还形成有第一电路、至少部分第二电路以及共用电路,所述第一电路用于控制所述第一存储阵列,所述第二电路用于控制所述的第二存储阵列,所述第一电路与所述第一存储阵列连接,所述第二电路与所述第二存储阵列连接,所述共用电路连接所述第一电路和第二电路。2.根据权利要求1所述的半导体存储装置,其特征在于,包括:所述第一存储阵列为易失性存储阵列,所述第二存储阵列为非易失性存储阵列。3.根据权利要求1所述的半导体存储装置,其特征在于,所述共用电路包括:控制逻辑单元、带隙基准单元、偏置单元、电源管理单元、分时复用单元或校准单元中的一个或几个的组合。4.根据权利要求1所述的半导体存储装置,其特征在于,所述存储阵列为二维或三维存储阵列。5.根据权利要求1所述的半导体存储装置,其特征在于,所述第一存储芯片和所述第二存储芯片采用单晶硅或多晶硅衬底。6.根据权利要求1所述的半导体存储装置,其特征在于,所述第一电路连接至所述半导体存储装置的I/O接口,所述第二存储阵列通过所述第二电路、共用电路以及第一电路与所述I/O接口连接,所述第一存储阵列通过所述第一电路与所述I/O接口连接。7.根据权利要求1所述的半导体存储装置,其特征在于,所述第二电路和第一电路分别连接至所述半导体存储装置的I/O接口,所述第一存储阵列通过所述第一电路与所述I/O接口连接,所述第二存储阵列通过所述第二电路与所述I/O接口连接。8.根据权利要求1所述的半导体存储装置,其特征在于,所述共用电路包括接口控制单元,所述第一电路和第二电路分别与所述接口控制单元连接,所述接口控制单元连接至所述半导体存储装置的I/O接口,所述第一存储阵列和所述第二存储阵列通过所述接口控制单元与所述I/O接口连接。9.一种半导体存储装置的制造方法,其特征在于,包括:形成第一存储芯片,所述第一存...

【专利技术属性】
技术研发人员:朱一明平尔萱
申请(专利权)人:长鑫存储技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1