基于差值比较法的芯片ESD二极管工艺缺陷检测方法技术

技术编号:27198428 阅读:87 留言:0更新日期:2021-01-31 12:00
本发明专利技术公开了一种基于差值比较法的芯片ESD二极管工艺缺陷检测方法,能够筛选出ESD二极管导通电压或击穿电压异常的芯片,解决了现有芯片性能测试方法不能将二极管导通电压或击穿电压异常芯片完全筛选出来的技术问题。本发明专利技术采用的差值法可以显著遏制芯片量产测试的正常波动对于量产测试的干扰作用,有效拦截了ESD二极管导通电压或击穿电压异常的芯片。此外本发明专利技术采用两点IV的测试方法,测试速度快,测试环境简单。测试环境简单。测试环境简单。

【技术实现步骤摘要】
基于差值比较法的芯片ESD二极管工艺缺陷检测方法


[0001]本专利技术属于芯片性能测试
,具体涉及一种基于差值比较法的芯片ESD二极管工艺缺陷检测方法的设计。

技术介绍

[0002]静电放电(Electro-Static discharge,ESD)是造成大多数电子元器件、芯片或集成电路性能失效的主要原因。因为静电产生的瞬间电压通常可达到几千伏甚至更高,高电压对于芯片等器件的损伤是永久性的、不可恢复的,会直接导致芯片里面电路结构烧毁。基于此原因,芯片制造厂商推出ESD保护二极管模型,用于对静电的泄放,起到保护内部电路的作用。芯片设计师只需要在相应的端口加入ESD保护二极管就能够防止静电对芯片的损伤。
[0003]由于各个芯片制造厂商的工艺以及能力参差不齐,在ESD二极管制造过程中,会存在一些技术缺陷,使得ESD二极管实测导通电压或击穿电压出现一定概率的偏低而导致器件失效,这种性能异常的ESD二极管会降低对芯片电路的保护能力,增加芯片被静电损伤的风险,如果此类芯片用于系统,会造成系统抗风险能力的降低,且发生故障时不易定位。
[0004]目前常规的芯片性能测试,比如开路短路测试,只能测试芯片端口存在开路或者短路的异常情况,无法筛测正向ESD保护二极管导通电压偏低或反向ESD保护二极管击穿电压偏低的芯片;同时如果采用典型的单点电压电流(IV)判定方法,因为采用单点测试,受到芯片量产测试的正常波动值的影响较大,判别精度较差,因此容易造成误判。

技术实现思路

[0005]本专利技术的目的是为了解决现有芯片性能测试方法不能将二极管导通电压或击穿电压异常芯片完全筛选出来的问题,提出了一种基于差值比较法的芯片ESD二极管工艺缺陷检测方法,以筛选出ESD二极管导通电压或击穿电压异常的芯片。
[0006]本专利技术的技术方案为:基于差值比较法的芯片ESD二极管工艺缺陷检测方法,包括以下步骤:
[0007]S1、在待测芯片的VDD端口内部连接一个反向ESD二极管M1以及5个正向ESD二极管M2-M6。
[0008]S2、在待测芯片的VDD端口接入电压V
d1
,保持待测芯片的其余端口开路,电源限流I
limit

[0009]S3、判断待测芯片电流是否超过电源限流值I
limit
,若是则记录芯片电流值I
d1m
并进入步骤S5,否则进入步骤S4。
[0010]S4、将芯片电流超过电源限流值I
limit
的待测芯片归入失效芯片集合BIN3。
[0011]S5、在待测芯片的VDD端口接入电压V
d2
,并记录芯片电流值I
d2m

[0012]S6、根据芯片电流值I
d1m
和I
d2m
计算电流差值ΔI
d

[0013]S7、判断电流差值ΔI
d
是否在预设标准值范围内,若是则进入步骤S8,否则进入步
骤S9。
[0014]S8、将电流差值ΔI
d
在预设标准值范围内的待测芯片归入合格芯片集合BIN1。
[0015]S9、将电流差值ΔI
d
不在预设标准值范围内的待测芯片归入失效芯片集合BIN2。
[0016]进一步地,步骤S1中正向ESD二极管M2-M6按照阴极-阳极的形式依次串联,正向ESD二极管M2的阳极以及反向ESD二极管M1的阴极均与待测芯片的VDD端口连接,正向ESD二极管M6的阴极以及反向ESD二极管M1的阳极均接地。
[0017]进一步地,步骤S6中电流差值ΔI
d
的计算公式为:
[0018]ΔI
d
=ΔI
d2-ΔI
d1
=(I
d2a-I
d2m
)-(I
d1a-I
d1m
)
[0019]其中ΔI
d1
表示第一中间电流差值,ΔI
d2
表示第二中间电流差值,I
d1a
表示系统设置的芯片标准件在电压V
d1
时的测试值,I
d2a
表示系统设置的芯片标准件在电压V
d2
时的测试值。
[0020]进一步地,步骤S7中电流差值ΔI
d
的预设标准值范围为:I
low
<ΔI
d
<I
high
,其中I
low
表示预设的卡控门限最小值,I
high
表示预设的卡控门限最大值。
[0021]进一步地,合格芯片集合BIN1为ESD二极管导通电压或击穿电压在正常范围内的芯片集合,失效芯片集合BIN2为ESD二极管导通电压或击穿电压低于或高于标准值的芯片集合,失效芯片集合BIN3为端口特性异常的芯片集合。
[0022]本专利技术的有益效果是:
[0023](1)本专利技术采用的差值法可以显著遏制芯片量产测试的正常波动对于量产测试的干扰作用,有效拦截了ESD二极管导通电压或击穿电压异常的芯片。
[0024](2)本专利技术采用两点IV的测试方法,测试速度快,测试环境简单。
附图说明
[0025]图1所示为本专利技术实施例提供的基于差值比较法的芯片ESD二极管工艺缺陷检测方法流程图。
[0026]图2所示为本专利技术实施例提供的待测芯片端口示意图。
[0027]图3所示为本专利技术实施例提供的性能正常与异常的ESD二极管IV曲线示意图。
具体实施方式
[0028]现在将参考附图来详细描述本专利技术的示例性实施方式。应当理解,附图中示出和描述的实施方式仅仅是示例性的,意在阐释本专利技术的原理和精神,而并非限制本专利技术的范围。
[0029]本专利技术实施例提供了一种基于差值比较法的芯片ESD二极管工艺缺陷检测方法,如图1所示,包括以下步骤S1~S9:
[0030]S1、在待测芯片的VDD端口内部连接一个反向ESD二极管M1以及5个正向ESD二极管M2-M6。
[0031]本专利技术实施例中,待测芯片以图2所示的芯片为例,共有12个管脚,其中PIN2管脚作为输入端口RFIN,PIN8管脚作为输出端口RFOUT,PIN11管脚作为VDD端口。将VDD端口作为待测端口,在其内部连接一个反向ESD二极管M1以及5个正向ESD二极管M2-M6。
[0032]本专利技术实施例中,如图2所示,正向ESD二极管M2-M6按照阴极-阳极的形式依次串
联,正向ESD二极管M2的阳极以及反向ESD二极管M1的阴极均与待测芯片的VDD端口连接,正向ESD二极管M6的阴极以及反向ESD二极管M1的阳极均接地。
[0033]当待测端口加上不同的电压时,由于ESD二极管工艺缺陷会导致其导通电压或击穿电压降低,造成二极管本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.基于差值比较法的芯片ESD二极管工艺缺陷检测方法,其特征在于,包括以下步骤:S1、在待测芯片的VDD端口内部连接一个反向ESD二极管M1以及5个正向ESD二极管M2-M6;S2、在待测芯片的VDD端口接入电压V
d1
,保持待测芯片的其余端口开路,电源限流I
limit
;S3、判断待测芯片电流是否超过电源限流值I
limit
,若是则记录芯片电流值I
d1m
并进入步骤S5,否则进入步骤S4;S4、将芯片电流超过电源限流值I
limit
的待测芯片归入失效芯片集合BIN3;S5、在待测芯片的VDD端口接入电压V
d2
,并记录芯片电流值I
d2m
;S6、根据芯片电流值I
d1m
和I
d2m
计算电流差值ΔI
d
;S7、判断电流差值ΔI
d
是否在预设标准值范围内,若是则进入步骤S8,否则进入步骤S9;S8、将电流差值ΔI
d
在预设标准值范围内的待测芯片归入合格芯片集合BIN1;S9、将电流差值ΔI
d
不在预设标准值范围内的待测芯片归入失效芯片集合BIN2。2.根据权利要求1所述的芯片ESD二极管工艺缺陷检测方法,其特征在于,所述步骤S1中正向ESD二极管M2-M6按照阴极-阳极的形式依次串联,所述正向ESD二极管M2的阳极以及反向ESD二极管M1的阴极均与待测芯片的VDD端口连接,所述正向ESD二极管M6的阴极以及...

【专利技术属性】
技术研发人员:王测天羊洪轮邬海峰张谦黄梦覃良杨聪聪李仁侠胡柳林石君吕继平童伟
申请(专利权)人:成都嘉纳海威科技有限责任公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1