一种电路时序识别系统技术方案

技术编号:24585220 阅读:53 留言:0更新日期:2020-06-21 01:43
本实用新型专利技术公开了一种电路时序识别系统,涉及显示屏时序测试领域,其技术方案要点是包括供电电源、分压模块、连于供电电源的时序参考模块、控制芯片和MCU,控制芯片内包括至少三个反向比较器,反向比较器包括同相输入端、反向输入端和逻辑输出端,分压模块用于接收外部输入的三个待测时序信号并基于每个待测时序信号向各个同相输入端输出兼容时序信号,时序参考模块向各个反向输入端输出参考电压信号,控制芯片基于三组兼容时序信号和参考电压信号的比较结果于各个逻辑输出端分别输出相应的比较信号。其技术效果是对待检测电压的兼容性较强。

A circuit timing recognition system

【技术实现步骤摘要】
一种电路时序识别系统
本技术涉及显示屏时序测试领域,特别涉及一种电路时序识别系统。
技术介绍
显示屏的上电时序的错乱会造成花屏现象。所以监测显示屏的上电时序至关重要。现有技术中测试显示屏的时序,一般由GPIO口来测量信号的上电时序,通过GPIO口监测到电压的变化来记录时间差。得出时序的先后。但是,GPIO口来测量信号的上电时序,但是信号的兼容性不好,电压匹配不一,长时间使用会造成CPU的损坏。
技术实现思路
本技术的目的是提供一种电路时序识别系统,其对待检测电压的兼容性较强。本技术的上述技术目的是通过以下技术方案得以实现的:一种电路时序识别系统,包括:供电电源;分压模块,用于接收外部输入的三个待测时序信号并基于每个待测时序信号分别输出兼容时序信号;时序参考模块,连于供电电源,并输出三组参考电压信号;控制芯片,包括至少三个同相输入端、至少三个反向输入端和至少三个逻辑输出端,所述同相输入端分别连于分压模块的输出端并接收兼容时序信号,所述反向输入端分别连于时序参考模块并接收参考电本文档来自技高网...

【技术保护点】
1.一种电路时序识别系统,其特征在于,包括:/n供电电源(4);/n分压模块(2),用于接收外部输入的三个待测时序信号并基于每个待测时序信号分别输出兼容时序信号;/n时序参考模块(3),连于供电电源(4),并输出三组参考电压信号;/n控制芯片(7),内部包括至少三个反向比较器,所述反向比较器包括同相输入端、反向输入端和逻辑输出端,各个所述反向比较器的同相输入端分别连于分压模块(2)的输出端并接收兼容时序信号,反向输入端分别连于时序参考模块(3)并接收参考电压信号,所述控制芯片(7)基于三组兼容时序信号和参考电压信号的比较结果于各个逻辑输出端分别输出相应的比较信号;/nMCU,所述MCU包括至少...

【技术特征摘要】
1.一种电路时序识别系统,其特征在于,包括:
供电电源(4);
分压模块(2),用于接收外部输入的三个待测时序信号并基于每个待测时序信号分别输出兼容时序信号;
时序参考模块(3),连于供电电源(4),并输出三组参考电压信号;
控制芯片(7),内部包括至少三个反向比较器,所述反向比较器包括同相输入端、反向输入端和逻辑输出端,各个所述反向比较器的同相输入端分别连于分压模块(2)的输出端并接收兼容时序信号,反向输入端分别连于时序参考模块(3)并接收参考电压信号,所述控制芯片(7)基于三组兼容时序信号和参考电压信号的比较结果于各个逻辑输出端分别输出相应的比较信号;
MCU,所述MCU包括至少三个输入端,所述MCU的输入端分别连于控制芯片(7)的逻辑输出端以接收三个比较信号。


2.根据权利要求1所述的电路时序识别系统,其特征在于,还包括上拉模块(6),所述上拉模块(6)包括上拉电源(64)和若干个上拉单元,所述上拉单元的一端连于上拉电源(64),所述上拉单元远离上拉电源(64)的一端连于控制芯片(7)的逻辑输出端和MCU之间。


3.根据权利要求2所述的电路时序识别系统,其特征在于,还包括滤波模块(5),所述控制芯片(7)还包括供电端,所述滤波模块(5)的两端分别连于供电电...

【专利技术属性】
技术研发人员:郭光柱黄维权
申请(专利权)人:深圳市诺威达科技有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1