【技术实现步骤摘要】
【国外来华专利技术】扩展写入前导期间的选通/时钟相位容限的管理
本公开涉及存储器装置,并且更具体地说,涉及使用写入前导来改进时钟信号与选通信号之间的相位容限的方法。
技术介绍
随机存取存储器(RAM)装置(例如,在电子装置中用于促进数据处理和/或提供存储的装置)可以提供对形成装置的存储器电路的可寻址数据存储器单元的直接存取。某些RAM装置(例如,动态RAM(DRAM)装置)可以(例如)具有多个存储体,所述多个存储体具有许多可寻址存储器元件。RAM装置还可以具有命令接口,所述命令接口可以接收地址和与这些地址相关联的操作指令(例如,读取或写入)。RAM装置还可以包含解码电路,所述解码电路可以将指令和地址转换成用于访问相应存储体的内部命令。在电子装置的处理电路(例如,主机)与存储器装置之间交换的数据可以伴随有同步时钟信号。作为实例,在写入过程期间,电子装置a可以提供可以与时钟信号同步的写入命令和地址,以及可以与数据选通信号同步的待存储的数据。因此,协调与时钟信号同步的写入命令和与数据选通信号同步的数据以执行写入操作的存储器装置可以对于时钟信号 ...
【技术保护点】
1.一种存储器装置,其包括:/n命令解码器,其被配置成接收命令信号,其中所述命令解码器被配置为:当所接收的命令信号包括写入操作时,提供写入命令信号;/n输入/输出I/O接口,其被配置成接收所述写入命令信号、包括多个前导中的前导的数据选通信号以及数据信号,其中所述I/O接口包括前导解码电路,所述前导解码电路被配置成:/n接收与所述前导相关联的前导配置;/n基于所述前导配置捕获所述数据选通信号的前导特征,其中所述前导特征包括上升边沿、下降边沿、高逻辑值、低逻辑值或其任何组合;以及/n使得所述I/O电路基于跟随所述前导特征的数据选通特征来捕获所述数据信号的第一位,其中所述数据选通 ...
【技术特征摘要】
【国外来华专利技术】20171221 US 15/850,7441.一种存储器装置,其包括:
命令解码器,其被配置成接收命令信号,其中所述命令解码器被配置为:当所接收的命令信号包括写入操作时,提供写入命令信号;
输入/输出I/O接口,其被配置成接收所述写入命令信号、包括多个前导中的前导的数据选通信号以及数据信号,其中所述I/O接口包括前导解码电路,所述前导解码电路被配置成:
接收与所述前导相关联的前导配置;
基于所述前导配置捕获所述数据选通信号的前导特征,其中所述前导特征包括上升边沿、下降边沿、高逻辑值、低逻辑值或其任何组合;以及
使得所述I/O电路基于跟随所述前导特征的数据选通特征来捕获所述数据信号的第一位,其中所述数据选通特征包括所述上升边沿、所述下降边沿、所述高逻辑值、所述低逻辑值或其任何组合。
2.根据权利要求1所述的存储器装置,其中所述多个前导包括1循环前导、2循环前导和3循环前导。
3.根据权利要求2所述的存储器装置,其中所述存储器装置包括DDR5SDRAM装置,并且其中与所述1循环前导相关联的第一前导特征包括低逻辑值,并且其中与所述2循环前导和所述3循环前导相关联的第二前导特征包括下降边沿。
4.根据权利要求1所述的存储器装置,其中所述数据选通特征包括跟随所述前导特征的上升边沿。
5.根据权利要求1所述的存储器装置,其中前导检测电路包括:
特征检测电路,其被配置成接收所述数据选通信号和包括所述前导配置的选择信号,并且基于所述前导特征提供触发信号;以及
门控电路,其被配置成接收所述数据选通信号和所述触发信号,并且基于所述触发信号和所述数据选通特征提供门控数据选通信号。
6.根据权利要求5所述的存储器装置,其中所述特征检测电路包括SR锁存器。
7.根据权利要求5所述的存储器装置,其中所述选择信号包括与1循环前导相关联的第一信号以及与2循环前导、3循环前导或其任何组合相关联的第二信号。
8.根据权利要求5所述的存储器装置,其中所述门控电路包括:
门控锁存器,其被配置成接收所述数据选通信号、所述触发信号和写入结束命令,并且提供门控使能信号;以及
门,其被配置成接收所述数据选通信号和所述门控使能信号,并且提供所述门控数据选通信号。
9.根据权利要求1所述的存储器装置,其中所述命令信号包括地址。
10.根据权利要求1所述的...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。