【技术实现步骤摘要】
无源输入/输出扩展
本专利技术一般来说涉及存储器,且特定来说在一或多个实施例中,本专利技术涉及设备以及设备并入无源输入/输出(I/O)扩展的操作的方法。
技术介绍
存储器装置通常经提供作为计算机或其它电子装置中的内部半导体集成电路装置。存在许多不同类型的存储器,包含随机存取存储器(RAM)、只读存储器(ROM)、动态随机存取存储器(DRAM)、同步动态随机存取存储器(SDRAM)及快闪存储器。快闪存储器已发展成用于范围广泛的电子应用的非易失性存储器的普遍来源。快闪存储器通常使用允许高存储器密度、高可靠性及低电力消耗的单晶体管存储器单元。通过电荷存储结构(例如,浮动栅极或电荷陷阱)的编程(其通常称为写入)或其它物理现象(例如,相变或极化),所述存储器单元的阈值电压(Vt)的改变确定每一存储器单元的数据状态(例如,数据值)。快闪存储器及其它非易失性存储器的常见使用包含:个人计算机、个人数字助理(PDA)、数码相机、数字媒体播放器、数字记录器、游戏、电器、交通工具、无线装置、移动电话及可抽换式存储器模块,且非易失性存储器的
【技术保护点】
1.一种设备,其包括:/n第一组存储器装置,其共同经连接以接收第一启用信号;/n第二组存储器装置,其共同经连接以接收第二启用信号;及/n多路复用器,其经连接以接收所述第一启用信号及所述第二启用信号;/n其中所述多路复用器经配置以响应于所述第一启用信号具有第一逻辑电平而将所述第一组存储器装置的输入/输出信号线连接到所述设备的接口,且响应于所述第一启用信号具有不同于所述第一逻辑电平的第二逻辑电平而隔离所述第一组存储器装置的所述输入/输出信号线与所述设备的所述接口;且/n其中所述多路复用器进一步经配置以响应于所述第二启用信号具有所述第一逻辑电平而将所述第二组存储器装置的输入/输出 ...
【技术特征摘要】
20181008 US 16/153,9551.一种设备,其包括:
第一组存储器装置,其共同经连接以接收第一启用信号;
第二组存储器装置,其共同经连接以接收第二启用信号;及
多路复用器,其经连接以接收所述第一启用信号及所述第二启用信号;
其中所述多路复用器经配置以响应于所述第一启用信号具有第一逻辑电平而将所述第一组存储器装置的输入/输出信号线连接到所述设备的接口,且响应于所述第一启用信号具有不同于所述第一逻辑电平的第二逻辑电平而隔离所述第一组存储器装置的所述输入/输出信号线与所述设备的所述接口;且
其中所述多路复用器进一步经配置以响应于所述第二启用信号具有所述第一逻辑电平而将所述第二组存储器装置的输入/输出信号线连接到所述设备的所述接口,且响应于所述第二启用信号具有所述第二逻辑电平而隔离所述第二组存储器装置的所述输入/输出信号线与所述设备的所述接口。
2.根据权利要求1所述的设备,其进一步包括:
第一组存储器装置通信信号线,其连接到所述第一组存储器装置中的每一存储器装置的对应节点;及
第二组存储器装置通信信号线,其连接到所述第二组存储器装置中的每一存储器装置的对应节点;
其中所述设备的所述接口包括一组存储器模块通信信号线;
其中所述多路复用器进一步经配置以响应于所述第一启用信号具有所述第一逻辑电平而将所述第一组存储器装置通信信号线中的每一信号线连接到所述组存储器模块通信信号线中的相应信号线,且响应于所述第一启用信号具有所述第二逻辑电平而隔离所述第一组存储器装置通信信号线中的每一信号线与所述信号线在所述组存储器模块通信信号线中的相应信号线;且
其中所述多路复用器进一步经配置以响应于所述第二启用信号具有所述第一逻辑电平而将所述第二组存储器装置通信信号线中的每一信号线连接到所述组存储器模块通信信号线中的相应信号线,且响应于所述第二启用信号具有所述第二逻辑电平而隔离所述第二组存储器装置通信信号线中的每一信号线与所述信号线在所述组存储器模块通信信号线中的相应信号线。
3.根据权利要求1所述的设备,其中所述第一组存储器装置包括N个存储器装置,其中N为大于或等于1的正整数值。
4.根据权利要求3所述的设备,其中所述第二组存储器装置包括与所述第一组存储器装置相同数目的存储器装置。
5.根据权利要求1所述的设备,其进一步包括:
额外的N组存储器装置,每一组存储器装置经连接以接收相应启用信号,其中N为大于或等于1的正整数值;
其中对于额外的每一组存储器装置,所述多路复用器进一步经配置以响应于所述组存储器装置的相应启用信号具有所述第一逻辑电平而将所述组存储器装置的输入/输出信号线连接到所述设备的所述接口,且响应于所述组存储器装置的相应启用信号具有所述第二逻辑电平而隔离所述组存储器装置的所述输入/输出信号线与所述设备的所述接口。
6.根据权利要求1所述的设备,其中所述设备的所述接口连接到大容量存储装置的存储器通道通信链路。
7.根据权利要求1所述的设备,其进一步包括:
所述接口的第一组触点;及
所述接口的第二组触点;
其中所述第一组触点中的触点选择性地连接到所述第一组存储器装置的所述输入/输出信号线且选择性地连接到所述第二组存储器装置的所述输入/输出信号线;
其中所述第二组触点中的触点连接到所述第一组触点中选择性地连接到所述第一组存储器装置的所述输入/输出信号线且选择性地连接到所述第二组存储器装置的所述输入/输出信号线的对应触点。
8.根据权利要求7所述的设备,其中所述第二组触点沿着包封所述设备的集成电路封装的一个边缘而布置。
9.根据权利要求8所述的设备,其中所述第一组触点布置成多维阵列,所述多维阵列延伸跨越所述集成电路封装的含有所述第二组触点的表面的绝大部分。
10.一种设备,其包括:
多个启用信号线;
多组存储器装置通信信号线;
一组存储器模块通信信号线;
控制器,其连接到所述多个启用信号线中的每一启用信号线且连接到所述组存储器模块通信信号线;
多个存储器封装,所述多个存储器封装中的每一存储器封装包括共同连接到所述多个启用信号线中的相应启用信号线且共同连接到所述多组存储器装置通信信号线中的相应组存储器装置通信信号线的相应组存储器装置;及
多路复用器,其连接到所述多个启用信号线中的每一启用信号线,连接到所述多组存储器装置通信信号线中的每一组存储器装置通信信号线,且连接到所述组存储器模块通信信号线;
其中所述控制器经配置以将特定逻辑电平施加到含有经选择以接收命令的存储器装置的所述多个存储器封装中的特定存储器封装的所述相应启用信号线,其中所述特定逻辑电平经配置以启用所述特定存储器封装的所述相应组存储器装置中的每一存储器装置以接收所述命令;且
其中所述多路复用器经配置以响应于所述控制器将所述特定逻辑电平施加到所述特定存储器封装的所述相应启用信号线而将所述特定存储器封装的所述相应组存储器装置通信信号线连接到所述组存储器模块通信信号线。
11.根据权利要求10所述的设备,其中所述多个启用信号线为第一多个启用信号线,其中...
【专利技术属性】
技术研发人员:S·拉伊波尔,D·E·索托,S·埃斯基尔森,
申请(专利权)人:美光科技公司,
类型:发明
国别省市:美国;US
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。