一种芯片的三维封装方法及封装结构技术

技术编号:22297247 阅读:827 留言:0更新日期:2019-10-15 06:02
本发明专利技术公开了一种芯片的三维封装方法,包括以下步骤:提供一待封装的晶圆,所述晶圆具有形成焊垫的正面和对应于所述正面的背面,于所述背面贴载体进行保护;在所述晶圆的正面形成导电互连层;剥除所述晶圆的背面的载体;在所述晶圆的正面导电互连层上贴载体进行保护;在所述晶圆的背面形成凸点;剥除所述导电互连层上的载体;提供一载板硅片,将所述凸点装配于所述载板硅片的正面;提供一倒装芯片,将所述倒装芯片倒装于所述导电互连层。本发明专利技术还公开了采用该三维封装方法形成的封装结构。本发明专利技术相对于现有技术,封装工艺流程简单,可提高封装效率,具有结构简单、传输效率高的优点,满足了产品的小型化、轻型化及低功率的设计要求。

A Three-Dimensional Packaging Method and Architecture for Chips

【技术实现步骤摘要】
一种芯片的三维封装方法及封装结构
本专利技术涉及半导体的制造
,尤其涉及一种芯片的三维封装方法及封装结构。
技术介绍
芯片封装的主要功能包括:为半导体芯片提供机械支撑和环境保护,提供芯片稳定可靠的工作环境;提供半导体芯片与外部系统的电器连接,包括电源与信号;提供信号的输入和输出通路;提供热能通路,保证芯片正常散热。芯片封装直接影响着集成电路和器件的电、热、光和机械性能,还影响着其可靠性和制造成本。随着便携式电子系统复杂性的增加,对集成电路的低功率、轻型及小型封装的生产技术突出了越来越高的要求。为了满足这些要求,在X、Y平面内的二维封装基础上,先进的封装技术已在IC制造行业开始出现,如多芯片模块(MultiChipModule,MCM)就是将多个IC芯片按功能组合进行封装,将裸芯片沿Z轴层叠在一起,采用多芯片封装结构,通过将两个或两个以上的芯片组合在单一封装结构中,三维封装首先突破传统的平面封装的概念,组装效率高达200%以上,它使单个封装体内可以堆叠多个芯片,实现了存储容量的倍增,因此也称之为叠层式3D封装。三维封装可以缩减电子产品整体电路结构体积,来使系统运行速度的限制最小化,此外,多芯片封装结构可减少芯片间连接线路的长度而降低信号延迟以及存取时间,提升电性功能。再则,它将多个不同功能芯片堆叠在一起,使单个封装体实现更多的功能,从而形成系统芯片封装新思路;最后,采用3D封装的芯片还有功耗低、速度快等优点,这使电子信息产品的尺寸和重量减小数十倍,广泛应用于手机、PDA(PersonalDigitalAssistant,个人数字助理)、数码相机等便携式电子产品。另外,随着电子产品多样化以及集成化,对芯片的散热和芯片集成系统化封装要求更高。但是现有技术中的芯片封装产品,存在封装产品性能不佳的缺点,难以满足芯片产品的低功率、轻型化及小型化的设计要求,且存在封装工艺繁琐的问题。因此提供一种芯片的三维封装方法,以简化封装工艺,并使其形成的芯片产品具有较高性能,以满足集成系统化封装的要求,成为本领域技术人员待解决的一个技术问题。
技术实现思路
本专利技术的目的在于提供一种芯片的三维封装方法及封装结构,用以解决现有技术中的芯片产品存在的封装产品性能不佳且封装工艺繁琐等技术问题。一种芯片的三维封装方法,包括以下步骤:提供一待封装的晶圆,所述晶圆具有形成焊垫的正面和对应于所述正面的背面,于所述背面贴载体进行保护;在所述晶圆的正面形成导电互连层;剥除所述晶圆的背面的载体;在所述晶圆的正面导电互连层上贴载体进行保护;在所述晶圆的背面形成凸点;剥除所述导电互连层上的载体;提供一载板硅片,将所述凸点装配于所述载板硅片的正面;提供一倒装芯片,将所述倒装芯片倒装于所述导电互连层。进一步地,所述载体为具有粘性的UV膜。进一步地,所述载体剥除前需要通过UV光照方式解胶。进一步地,在所述晶圆的正面形成导电互连层包括:在所述晶圆的正面形成第一钝化层;在所述第一钝化层上形成导电金属层;在所述导电金属层上形成第一光阻层;在所述第一光阻层上形成重分布层;在所述重分布层上形成第二钝化层。进一步地,所述导电金属层包括依次层叠形成的钛金属层和铜金属层。进一步地,在所述晶圆的背面形成凸点包括:在所述晶圆的背面形成第三钝化层;在所述第三钝化层上形成第二光阻层;在所述第二光阻层上形成凸点。进一步地,所述凸点通过植球的方式形成。进一步地,所述凸点通过回流焊工艺装配于所述载板硅片的正面,所述倒装芯片通过回流焊工艺倒装于所述导电互连层。相应地,本专利技术提供一种芯片的三维封装结构,包括载板硅片、倒装芯片和具有双面导通结构的芯片;形成所述具有双面导通结构的芯片的晶圆在正面设有焊垫,在背面设有金属种子层,所述晶圆的正面在所述焊垫上形成有导电互连层,所述晶圆的背面在所述金属种子层上形成有用于电连接的凸点;所述凸点装配于所述载板硅片的正面,所述倒装芯片倒装于所述导电互连层。进一步地,所述导电互连层包括从所述焊垫依次排布的第一钝化层、导电金属层、重分布层和第二钝化层;所述金属种子层与所述凸点之间还设有第三钝化层。实施本专利技术,具有如下有益效果:(1)本专利技术的芯片的三维封装方法,通过采用载体保护再进行电镀作业,实现了晶圆的正面和背面的双面导通,该晶圆可实现与倒装芯片、载板硅片在Z向的层叠,实现多芯片模块的封装,该封装方法工艺流程相对简单,工艺复杂度较低,可提高封装效率,有利于降低生产成本并提高封装良率。(2)本专利技术的芯片的三维封装结构,通过芯片沿Z轴方向的层叠,极大地提高了系统集成度,有效地提高封装体功能,有利于芯片产品的小型化设计,具有结构简单、更快传输效率的优点;由于系统集成度的提高,在缩小产品尺寸的同时也满足了低功率、轻型化产品的性能要求。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案和优点,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它附图。图1是本专利技术的芯片的封装方法的流程示意图;图2是根据图1所述流程进行封装的剖面图;其中,图中附图标记对应为:1-晶圆、2-第一钝化层、3-导电金属层、4-重分布层、5-第二钝化层、6-第三钝化层、7-凸点、8-倒装芯片、9-载板硅片。具体实施方式为使本专利技术的目的、技术方案和优点更加清楚,下面将结合实施例对本专利技术作进一步地详细描述。显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其他实施例,都属于本专利技术保护的范围。在本专利技术的描述中,需要理解的是,术语“第一”、“第二”、“第三”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本专利技术的实施例能够以除了在这里图示或描述的那些以外的顺序实施。在本专利技术中,除非另有明确的规定和限定,术语“相连”、“连接”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的相连或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本专利技术中的具体含义。实施例本实施例提供了一种芯片的封装方法,参阅图1-2,包括以下步骤:S1、提供一待封装的晶圆1,晶圆1具有形成焊垫的正面和对应于正面的背面,于背面贴载体进行保护;S2、在晶圆1的正面形成导电互连层;S3、剥除晶圆1的背面的载体;S4、在晶圆1的正面导电互连层上贴载体进行保护;S5、在晶圆1的背面形成凸点7;S6、剥除导电互连层上的载体;S7、提供一载板硅片9,将凸点7装配于载板硅片9的正面;S8、提供一倒装芯片8,将倒装芯片8倒装于导电互连层。本实施例的芯片的三维封装方法,通过载体的保护,在晶圆1的正面电镀形成导电层,在晶圆1的背面电镀形成凸点7,以实现晶圆1的双面电镀,该晶圆1背面的凸点7装配于载体硅片9的正面,倒装芯片8倒装于晶圆1正面的导电互连层,该芯片的三维封装方法,将多个芯片沿Z轴层本文档来自技高网
...

【技术保护点】
1.一种芯片的三维封装方法,其特征在于,包括以下步骤:提供一待封装的晶圆(1),所述晶圆(1)具有形成焊垫的正面和对应于所述正面的背面,于所述背面贴载体进行保护;在所述晶圆(1)的正面形成导电互连层;剥除所述晶圆(1)的背面的载体;在所述晶圆(1)的正面导电互连层上贴载体进行保护;在所述晶圆(1)的背面形成凸点(7);剥除所述导电互连层上的载体;提供一载板硅片(9),将所述凸点(7)装配于所述载板硅片(9)的正面;提供一倒装芯片(8),将所述倒装芯片(8)倒装于所述导电互连层。

【技术特征摘要】
1.一种芯片的三维封装方法,其特征在于,包括以下步骤:提供一待封装的晶圆(1),所述晶圆(1)具有形成焊垫的正面和对应于所述正面的背面,于所述背面贴载体进行保护;在所述晶圆(1)的正面形成导电互连层;剥除所述晶圆(1)的背面的载体;在所述晶圆(1)的正面导电互连层上贴载体进行保护;在所述晶圆(1)的背面形成凸点(7);剥除所述导电互连层上的载体;提供一载板硅片(9),将所述凸点(7)装配于所述载板硅片(9)的正面;提供一倒装芯片(8),将所述倒装芯片(8)倒装于所述导电互连层。2.根据权利要求1所述的芯片的三维封装方法,其特征在于,所述载体为具有粘性的UV膜。3.根据权利要求2所述的芯片的三维封装方法,其特征在于,所述载体剥除前需要通过UV光照方式解胶。4.根据权利要求1所述的芯片的三维封装方法,其特征在于,在所述晶圆(1)的正面形成导电互连层包括:在所述晶圆(1)的正面形成第一钝化层(2);在所述第一钝化层(2)上形成导电金属层(3);在所述导电金属层(3)上形成第一光阻层;在所述第一光阻层上形成重分布层(4);在所述重分布层(4)上形成第二钝化层(5)。5.根据权利要求4所述的芯片的三维封装方法,其特征在于,所述导电金属(3)层包括依次层叠形成的钛金属层和铜金属层...

【专利技术属性】
技术研发人员:刘凤方梁洪刘明明任超彭祎李春阳
申请(专利权)人:宁波芯健半导体有限公司
类型:发明
国别省市:浙江,33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1