显示面板和显示装置制造方法及图纸

技术编号:22002918 阅读:34 留言:0更新日期:2019-08-31 06:09
本发明专利技术实施例提供了一种显示面板和显示装置,该显示面板的多路分配器电路的多个晶体管中包括至少一个第一晶体管,该第一晶体管包括两个控制电极,该两个控制电极中分别通过不同的连接线与同一条时钟控制信号线电连接,从而能够在数据信号线的排列方向上增加第一晶体管的长度,有利于减小数据信号线延伸方向上第一晶体管的宽度,以减小多路分配器电路的占用面积,进而减小数据信号线延伸方向上非显示区的尺寸,有利于显示面板的窄边框。

Display panel and display device

【技术实现步骤摘要】
显示面板和显示装置
本专利技术涉及显示
,尤其涉及一种显示面板和显示装置。
技术介绍
有源矩阵显示面板中具有多个像素,其中同一行的像素可共用一条扫描信号线,同一列的像素可共用一条数据信号线,且每一像素均设置有驱动晶体管,该扫描信号线能够将驱动芯片提供的扫描信号依次输入各行像素,控制相应像素的驱动晶体管打开,数据信号线能够将驱动芯片提供的数据电压信号输入该像素中,以使该像素能够显示发光。随着显示技术的发展,对显示面板的显示效果的要求越来越高,显示面板中像素数量越来越多,数据信号线的数量越来越多,驱动芯片中设置数据电压输出引脚越来越多,致使驱动芯片占用的边框面积越来越大。为减小驱动芯片占用的边框面积,现有技术通过在显示面板中设置多路分配器电路,通过分时驱动的方法,实现驱动芯片的一个数据电压输出引脚能够分别向同一行的多个像素提供数据电压信号。但是,由于多路分配器电路设置有多个晶体管作为开关单元,一个晶体管对应一条数据信号线。当显示装置中像素数量进一步增加时,多路分配器电路中晶体管的数量随之增加,使得多路分配器电路的尺寸增加,所占用的边框面积增加,不利于显示装置窄边框的设计要求。
技术实现思路
本专利技术实施例提供一种显示面板和显示装置,以减小显示面板中多路分配器电路的尺寸,从而减小显示面板的边框,有利于提高显示面板的屏占比,进而提高显示装置的显示效果。第一方面,本专利技术实施例提供了一种显示面板,包括:显示区和围绕所述显示区的非显示区;所述显示区设置有多条数据信号线;所述非显示区设置有多个多路分配器电路;每个所述多路分配器电路包括多个晶体管;同一所述多路分配器电路中的各个所述晶体管的输入电极均与一个数据信号引脚电连接;同一所述多路分配器电路中的各所述晶体管的控制电极与不同时钟控制信号线电连接;同一所述多路分配器电路中的各所述晶体管的输出电极与不同数据信号线电连接;其中,所述多路分配器电路中的多个晶体管中包括至少一个第一晶体管;所述第一晶体管的控制电极包括第一控制电极和第二控制电极;所述第一控制电极通过第一连接线与时钟控制信号线电连接,所述第二控制电极通过第二连接线与时钟控制信号线电连接,且同一所述第一晶体管的所述第一控制电极和所述第二控制电极电连接同一条时钟控制信号线。第二方面,基于同一专利技术构思,本专利技术实施例提供了一种显示装置,包括:上述显示面板。本专利技术实施例提供了一种显示面板和显示装置,通过在显示面板中设置多个多路分配器电路,一个多路分配器电路包括多个晶体管;其中,同一多路分配器电路的不同晶体管的输入电极连接同一数据信号引脚,且同一多路分配器电路的不同晶体管的输出电极连接不同的数据信号线,以使同一多路分配器电路的所有晶体管均能够接收一个数据信号引脚输出的数据信号,并传输至不同的数据信号线;同时,同一多路分配器电路中不同晶体管的控制电极连接不同的时钟控制信号线,以使不同时钟控制线传输的时钟控制信号控制不同晶体管在不同的时刻导通,实现多路分配器电路的分时控制功能。本专利技术实施例中多路分配器电路的多个晶体管中包括至少一个第一晶体管,该第一晶体管的控制电极包括第一控制电极和第二控制电极,以使第一晶体管具有较大的宽长比,确保数据信号在第一晶体管中的传输;同时,同一第一晶体管的第一控制电极和第二控制电极分别通过第一连接线和第二连接线与同一条时钟控制信号线电连接,以使同一第一晶体管的第一控制电极和第二控制电极能够接收同一时钟控制信号线传输的时钟控制信号,且该第一连接线和第二连接线可以为相同的结构,能够减小同一第一晶体管的第一控制电极和第二控制电极所接收的时钟控制信号线传输的时钟控制信号之间的差异,该同一条时钟控制信号线传输的时钟控制信号能够同时传输至同一第一晶体管的第一控制电极和第二控制电极,以确保在该第一晶体管打开的时间内,该第一晶体管对应的数据信号线电连接的像素能够具有足够的充电电压,从而提高显示面板的显示效果。此外,多路分配器电路的至少一个第一晶体管的第一控制电极与第二控制电极可以沿垂直于数据信号线延伸的方向上依次排列,能够在数据信号线延伸的方向减小第一晶体管的尺寸,以在数据信号线延伸的方向预留出相应的空间用于设置其它位于非显示区的电路走线等,从而减小非显示的尺寸,有利于显示面板的窄边框;或增加其它走线之间的间距,降低走线之间的耦合效应。附图说明图1为一种现有技术的多路分配器电路的结构示意图;图2是本专利技术实施例提供的一种显示面板的俯视结构示意图;图3是本专利技术实施例提供的一种多路分配器电路的结构示意图;图4是本专利技术实施例提供的又一种多路分配器电路的结构示意图;图5是与图4对应的一种多路分配器电路的等效电路图;图6是与图4对应的一种多路分配器电路的驱动时序图;图7是本专利技术实施例提供的又一种多路分配器电路的结构示意图;图8是本专利技术实施例提供的又一种多路分配器电路的结构示意图;图9是本专利技术实施例提供的又一种多路分配器电路的结构示意图;图10是本专利技术实施例提供的一种显示面板的部分膜层结构示意图;图11是本专利技术实施例提供的又一种多路分配器电路的结构示意图;图12为另一种现有技术的多路分配器电路的结构示意图;图13是对应于图11的一种多路分配器电路的等效电路图;图14是本专利技术实施例提供的又一种多路分配器电路的结构示意图;图15是本专利技术实施例提供的又一种多路分配器电路的结构示意图;图16为图15中沿A-A'截面的一种剖面结构示意图;图17是本专利技术实施例提供的又一种多路分配器电路的结构示意图;图18是本专利技术实施例提供的又一种多路分配器电路的结构示意图;图19是本专利技术实施例提供的又一种多路分配器电路的结构示意图;图20是本专利技术实施例提供的一种显示装置的结构示意图。具体实施方式下面结合附图和实施例对本专利技术作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本专利技术,而非对本专利技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本专利技术相关的部分而非全部结构。图1为一种现有技术的多路分配器电路的结构示意图。如图1,多路分配器电路包括三个晶体管T01、T02和T03,该三个晶体管T01、T02和T03的输入电极与同一数据信号引脚Vn电连接,该三个晶体管T01、T02和T03的输出电极分别与不同的数据信号线DataR、DataG和DataB电连接,且该三个晶体管T01、T02和T03的控制电极g01、g02和g03分别通过不同的时钟控制信号线与不同时钟控制信号引脚ckh1、ckh2和ckh3电连接,以接收不同时钟控制信号。例如,通过一条时钟控制信号线传输时钟控制信号引脚ckh1输出的时钟控制信号,并控制晶体管T01导通,数据信号引脚Vn输出的数据信号能够通过导通的晶体管T01传输至与该晶体管T01电连接的数据信号线DataB,以对与该数据信号线DataB电连接的子像素进行充电。相应的,时钟控制信号引脚ckh2和ckh3输出的时钟控制信号分别控制晶体管T02和T03导通时,数据信号引脚Vn输出的数据信号能够分别通过导通的晶体管T02和T03传输至与晶体管T02电连接的数据信号线DataG和与晶体管T03电连接的数据信号线DataR,以分别对与数据信号线DataG电连接的子像素和与数据信号线DataR电连接的子像素进行充电本文档来自技高网...

【技术保护点】
1.一种显示面板,其特征在于,包括:显示区和围绕所述显示区的非显示区;所述显示区设置有多条数据信号线;所述非显示区设置有多个多路分配器电路;每个所述多路分配器电路包括多个晶体管;同一所述多路分配器电路中的各个所述晶体管的输入电极均与一个数据信号引脚电连接;同一所述多路分配器电路中的各所述晶体管的控制电极与不同时钟控制信号线电连接;同一所述多路分配器电路中的各所述晶体管的输出电极与不同数据信号线电连接;其中,所述多路分配器电路中的多个晶体管中包括至少一个第一晶体管;所述第一晶体管的控制电极包括第一控制电极和第二控制电极;所述第一控制电极通过第一连接线与时钟控制信号线电连接,所述第二控制电极通过第二连接线与时钟控制信号线电连接,且同一所述第一晶体管的所述第一控制电极和所述第二控制电极电连接同一条时钟控制信号线。

【技术特征摘要】
1.一种显示面板,其特征在于,包括:显示区和围绕所述显示区的非显示区;所述显示区设置有多条数据信号线;所述非显示区设置有多个多路分配器电路;每个所述多路分配器电路包括多个晶体管;同一所述多路分配器电路中的各个所述晶体管的输入电极均与一个数据信号引脚电连接;同一所述多路分配器电路中的各所述晶体管的控制电极与不同时钟控制信号线电连接;同一所述多路分配器电路中的各所述晶体管的输出电极与不同数据信号线电连接;其中,所述多路分配器电路中的多个晶体管中包括至少一个第一晶体管;所述第一晶体管的控制电极包括第一控制电极和第二控制电极;所述第一控制电极通过第一连接线与时钟控制信号线电连接,所述第二控制电极通过第二连接线与时钟控制信号线电连接,且同一所述第一晶体管的所述第一控制电极和所述第二控制电极电连接同一条时钟控制信号线。2.根据权利要求1所述的显示面板,其特征在于,所述第一晶体管的输入电极包括第一输入电极和第二输入电极;所述第一控制电极位于所述第一输入电极与所述第一晶体管的输出电极之间;所述第二控制电极位于所述第二输入电极与所述第一晶体管的输出电极之间。3.根据权利要求2所述的显示面板,其特征在于,所述第一控制电极与所述第二控制电极通过第三连接线。4.根据权利要求3所述的显示面板,其特征在于,所述第三连接线位于所述第一晶体管远离所述数据信号引脚的一侧;所述时钟控制信号线位于所述第一晶体靠近所述数据信号引脚的一侧。5.根据权利要求3所述的显示面板,其特征在于,所述第三连接线和所述时钟控制信号线均位于所述第一晶体管靠近所述数据信号引脚的一侧。6.根据权利要求2所述的显示面板,其特征在于,所述第一控制电极与所述第二控制电极通过第三连接线和第四连接线连接。7.根据权利要求6所述的显示面板,其特征在于,所述第一控制电极、第二控制电极、所述第一连接...

【专利技术属性】
技术研发人员:周秀峰周洪波伍黄尧
申请(专利权)人:厦门天马微电子有限公司
类型:发明
国别省市:福建,35

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1