一种DSP芯片结构制造技术

技术编号:21571339 阅读:58 留言:0更新日期:2019-07-10 15:22
本发明专利技术提供一种DSP芯片结构,包括单指令多数据控制器、X/YRAM、PE,所述X/YRAM内部共有4个2K x16bit的RAM块,并联组成一个64bit位宽的RAM结构,每个RAM块均与Bus Metrix模块电连接,每个RAM块的输出都要经过Bus Metrix模块,所述RAM块1~4的总线在Bus Metrix模块中进行位置交换,达到交换字节目的。这一选择由SIMD控制器控制。所述单指令多数据控制器包括2K x 128bit指令IRAM、指令读取器和译码器。本DSP芯片结构科广泛应用于多媒体传播的控制系统中,芯片结构设计合理,成本低,使用效果好。

A DSP Chip Architecture

【技术实现步骤摘要】
一种DSP芯片结构
本专利技术属于高清数字电视广播领域,尤其是涉及一种基于远程多媒体播出控制卡的DSP电路。
技术介绍
随着数字高清交互式电视的普及,高清电视系统的广告投放、内容版权维护已经成为重要的刚性需求。因此,设计一个能够利用多媒体播出服务器的播出卡,给予版权商或内容商直接监控和计费的能力,组成一种基于4G网络的远程多媒体播出控制系统,可以让版权商或内容商在智能终端上实时的查询控制播出内容的技术方案,是个亟待解决的问题。
技术实现思路
有鉴于此,本专利技术旨在提出一种基于远程多媒体播出控制卡的DSP电路。为达到上述目的,本专利技术的技术方案是这样实现的:一种基于远程多媒体播出控制卡的DSP电路,包括64个PE单元、128KB的XRAM、128KB的YRAM、SIMD(单指令多数据)控制器,所述SIMD(单指令多数据)控制器分别与64个PE单元、XRAM、YRAM电连接。进一步的,所述X/YRAM内部共有4个2Kx16bit的RAM块,并联组成一个64bit位宽的RAM结构,每个RAM块均与BusMetrix模块电连接,每个RAM块的输出都要经过BusMetrix模块,所述RAM块1~4的总线在BusMetrix模块中进行位置交换,达到交换字节目的。这一选择由SIMD控制器控制。进一步的,所述SIMD(单指令多数据)控制器包括2Kx128bit指令IRAM、指令读取器和译码器。外部指令数据暂存在IRAM里面,指令读取器从IRAM中读取128位的指令,通过译码器进行译码,产生控制流分别控制PE阵列和X/YRAM。进一步的,每个所述PE单元均由1个8x8的乘法器,1个40bit的累加器和1个64bit的暂存器组成。相对于现有技术,本专利技术所述的远程多媒体播出控制卡具有以下优势:本专利技术提供了这种适用于远程多媒体播出控制卡的DSP电路,本多媒体播出控制卡是在服务器生产时安装在服务器的PCIE的插槽中,通过本多媒体播出控制卡将存储在硬盘阵列中的多媒体数据,播放到Cable线中,完成广播功能。附图说明构成本专利技术的一部分的附图用来提供对本专利技术的进一步理解,本专利技术的示意性实施例及其说明用于解释本专利技术,并不构成对本专利技术的不当限定。在附图中:图1为本专利技术单通道远程多媒体播出控制系统的示意图。图2为本专利技术双通道远程多媒体播出控制系统的示意图。图3为本专利技术单通道远程多媒体播出控制卡的示意图。图4为本专利技术双通道远程多媒体播出控制卡的示意图。图5为本专利技术远程多媒体播出控制卡中DSP的示意图。图6本专利技术DSP中PE单元的示意图。图7本专利技术DSP中X/YRAM的结构示意图。图8本专利技术DSP中SIMD控制器的结构示意图。具体实施方式需要说明的是,在不冲突的情况下,本专利技术中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本专利技术。如图1、2所示,一种基于4G网络的远程多媒体播出控制系统,包括多媒体播出服务器的远程多媒体播出控制卡,所述远程多媒体播出控制卡通过4G信号(基站)与智能终端双向传输数据,所述智能终端为手机。工作原理如下:1.版权方或内容方,可以通过智能终端远程连接到多媒体播出服务器中的播出控制卡上;版权方或内容方通过4G信号,下发秘钥,同时播出控制卡开始计时计数。智能终端与播出控制卡之间通过4G信号(基站)进行通信。2.多媒体播出控制卡是在服务器生产时安装在服务器的PCIE的插槽中,允许播出控制软件即可通过播出控制卡将存储在硬盘阵列中的多媒体数据,播放到Cable线中,完成广播功能。如图3、4所示,一种基于4G网络的远程多媒体播出控制卡,包括一个或多个4G通信模块、FPGA芯片、串行FLASH芯片、一个或多个DAC芯片和若干个DRAM芯片,所述FPGA芯片分别与4G通信模块、串行FLASH芯片、DAC芯片和DRAM芯片电连接,所述4G通信模块接收4G信号,所述FPGA芯片包括PCIEPHY电路、PCIE控制器、CPU、DDR控制器、UART接收电路、一个或多个DSP电路,所述UART接收电路与4G通信模块电连接,接收4G通信模块发来的UART信号,所述PCIEPHY电路与服务器主板的PCIE插槽电连接,所述DSP电路与DAC芯片电连接,所述DDR控制器与DRAM芯片电连接,所述CPU分别与DDR控制器、UART接收电路、DSP电路、PCIE控制器电连接。所述4G通信模块为华为的ME909s。所述FPGA芯片为美国Xilinx公司的XC5LVX550芯片产品,所述串行FLASH芯片为美国SST公司芯片产品SST25VF040,所述DAC芯片为美国ADI公司芯片产品AD9789,所述DRAM芯片为韩国三星公司芯片产品K4T1G164QF。所述PCIEPHY电路为美国Synopsys公司IP产品dwc_pcie3.0_phy,所述PCIE控制器为美国Synopsys公司IP产品dwc_pcie3.0_ctrl,所述CPU为美国Synopsys公司IP产品dw8051,所述DDR控制器为美国Synopsys公司IP产品dwc_ddr23l_mctl,所述UART接收电路为美国Synopsys公司IP产品dwc_apb_uart。工作原理如下:1.多媒体播出数据流程:服务器从硬盘阵列中调出点播或播出的多媒体文件数据,通过服务器主板的PCIE插槽发送到本远程多媒体播出控制卡中。数据首先进入FPGA芯片的XC5LVX550电路里,经过PCIEPHY电路进入PCIE控制器中。数据通过DDR控制器,存入DRAM芯片中。经过CPU控制数据进入DSP电路中。2.版权授权流程:版权方将秘钥通过智能终端发出4G信号,控制卡上的4G通信模块接收后转换成UART信号发送到FPGA芯片里的UART接收电路里,CPU将秘钥送到DSP电路中进行解扰计算。3.版权计时流程:版权节目的秘钥授权后,CPU开始进行计时,并将节目号,时间等信息通过UART接收电路上传到4G通信模块中,4G通信模块通过4G网络传递到版权方的智能终端中,以完成版权方计时需求。DSP电路是系统的计算核心,具有图像解扰、QAM成帧复合、QAM调制、DDS调制的功能。得到的数据流通过高速DAC转换成模拟信号后直接发射到有线电视Cable中,可以让普通机顶盒接收。如图5、6所示,所述DSP电路包括64个PE单元、128KB的XRAM、128KB的YRAM、SIMD(单指令多数据)控制器,所述SIMD(单指令多数据)控制器分别与64个PE单元、XRAM、YRAM电连接。所述PE单元为md_pe64。每个所述PE单元均由1个8x8的乘法器,1个40bit的累加器和1个64bit的暂存器组成。如图7所示,所述X/YRAM内部共有4个2Kx16bit的RAM块,并联组成一个64bit位宽的RAM结构,每个RAM块均与BusMetrix模块电连接,每个RAM块的输出都要经过BusMetrix模块,所述RAM块1~4的总线在BusMetrix模块中进行位置交换,达到交换字节目的。这一选择由SIMD控制器控制。如图8所示,所述SIMD(单指令多数据)控制器包括2Kx128bit指令IRAM、指令读取器和译码器。外部指令数据暂存在IRAM里面,指令读取器从IRAM中读取128位的指令,通过译本文档来自技高网...

【技术保护点】
1.一种基于远程多媒体播出控制卡的DSP电路,其特征在于:包括64个PE单元、128KB的XRAM、128KB的YRAM、SIMD控制器,所述SIMD控制器分别与64个PE单元、XRAM、YRAM电连接。

【技术特征摘要】
1.一种基于远程多媒体播出控制卡的DSP电路,其特征在于:包括64个PE单元、128KB的XRAM、128KB的YRAM、SIMD控制器,所述SIMD控制器分别与64个PE单元、XRAM、YRAM电连接。2.根据权利要求1所述的一种基于远程多媒体播出控制卡的DSP电路,其特征在于:每个所述PE单元均由1个8x8的乘法器,1个40bit的累加器和1个64bit的暂存器组成。...

【专利技术属性】
技术研发人员:常彪
申请(专利权)人:天津益华微电子有限公司
类型:发明
国别省市:天津,12

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1