【技术实现步骤摘要】
快速启动电路、自适应锁相环及快速启动方法
本专利技术涉及半导体集成电路设计
,特别是涉及一种快速启动电路、自适应锁相环及快速启动方法。
技术介绍
随着半导体工艺尺寸不断缩小和系统复杂性提升,芯片工作频率不断提高,为了确保芯片工作的稳定性,对于芯片级时钟的频率和质量要求越来越高。锁相环(PhaseLockedLoop,PLL)作为片上系统(System-on-a-Chip,SoC)的一种时钟源,广泛应用于各种SoC芯片中。锁相环将振荡信号的反馈时钟和参考时钟的相位、频率进行比较,比较结果再去控制内部振荡信号的频率和相位,通过环路的调整使反馈时钟和参考时钟的相位锁定,达到频率锁定的目的。自适应锁相环是自偏置的电路,难以摆脱简并态,存在启动时间长或者频率过冲大的问题。因此,如何减小现有锁相环的启动时间和频率过冲问题,已成为本领域技术人员亟待解决的问题之一。
技术实现思路
鉴于以上所述现有技术的缺点,本专利技术的目的在于提供一种快速启动电路、自适应锁相环及快速启动方法,用于解决现有技术中锁相环的启动时间长、频率过冲大等问题。为实现上述目的及其他相关目的,本专利技术提供一 ...
【技术保护点】
1.一种快速启动电路,应用于锁相环电路,其特征在于,所述快速启动电路至少包括:频率比较模块,连接所述锁相环电路的参考时钟及反馈时钟,用于比较所述参考时钟及所述反馈时钟的频率,并输出频差信号;下拉模块,连接于所述频率比较模块的输出端,当所述反馈时钟的频率小于所述参考时钟的频率,且所述反馈时钟的频率与所述参考时钟的频率差值大于设定值时,基于所述频差信号拉低所述锁相环电路的压控振荡器输入信号,进而加速所述锁相环电路的启动。
【技术特征摘要】
1.一种快速启动电路,应用于锁相环电路,其特征在于,所述快速启动电路至少包括:频率比较模块,连接所述锁相环电路的参考时钟及反馈时钟,用于比较所述参考时钟及所述反馈时钟的频率,并输出频差信号;下拉模块,连接于所述频率比较模块的输出端,当所述反馈时钟的频率小于所述参考时钟的频率,且所述反馈时钟的频率与所述参考时钟的频率差值大于设定值时,基于所述频差信号拉低所述锁相环电路的压控振荡器输入信号,进而加速所述锁相环电路的启动。2.根据权利要求1所述的快速启动电路,其特征在于:所述下拉模块包括与非逻辑单元、第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管及第一电容;所述与非逻辑单元的输入端分别连接所述参考时钟及所述频差信号;所述第一、第二、第三及第四晶体管依次串联,所述第一晶体管的源极连接工作电源,所述第四晶体管的源极接地;所述第一、第二晶体管的栅极连接所述与非逻辑单元的输出端,所述第三晶体管的栅极连接所述频差信号,所述第四晶体管的栅极连接所述第三晶体管与所述第四晶体管的连接节点;所述第五晶体管与所述第六晶体管串联,所述第五晶体管的漏极连接所述压控振荡器的输入端,所述第六晶体管的源极接地;所述第五晶体管的栅极连接所述频差信号,所述第六晶体管的栅极连接所述第三晶体管与所述第四晶体管的连接节点;所述第一电容并联于所述第一晶体管的源极和漏极之间。3.根据权利要求2所述的快速启动电路,其特征在于:所述第一晶体管为P型晶体管,所述第二、第三、第四、第五、第六晶体管为N型晶体管。4.根据权利要求1所述的快速启动电路,其特征在于:所述下拉模块包括第七晶体管及第一电阻;所述第七晶体管的漏极连接所述压控振荡器的输入端,栅极连接所述频差信号,源极经所述第一电阻后接地。5.根据权利要求4所述的快速启动电路,其特征在于:所述第七晶体管为N型晶体管。6.根据权利要求1所述的快速启动电路,其特征在于:所述设定值包括所述参考时钟频率的5%~35%。7.一种自适应锁相环,其特征在于,所述自适应锁...
【专利技术属性】
技术研发人员:于花,管超,苏建滨,邢文俊,
申请(专利权)人:芯原微电子上海股份有限公司,芯原控股有限公司,
类型:发明
国别省市:上海,31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。