A source driver includes a latch configured to store data based on or in response to a latch signal and output the data stored in the latch; a resistance string comprising a plurality of resistors configured to provide multiple gray voltage; a decoder connected to the resistance string configured to store data based on or responsive to the data originating from the latch. An amplifier includes a first input terminal, a second input terminal and an output terminal; a first control switch between the decoder and the first input terminal of the amplifier; and a second control switch between the first input terminal of the amplifier and the second input terminal of the amplifier. The first control switch and the second control switch are switched on and off alternately.
【技术实现步骤摘要】
源极驱动器和包括其的显示设备本申请要求于2017年12月-14日提交的韩国专利申请号10-2017-0172366的权益,其通过引用并入本文,如同在本文中进行充分阐述的一样。
本技术的实施例涉及一种源极驱动器和包括其的显示设备。
技术介绍
一种源极驱动器可以包括用于驱动显示面板的源极线并存储数据的锁存器,用于使存储数据的电压电平移位的电平移位器,用于将电平移位的数据转换成模拟信号的数模转换器(或解码器),用于提供多个灰度电压的电阻串(R串)以及用于放大模拟信号并将其输出至源极线的输出缓冲器。源极驱动器可以从自时序控制器接收的时钟嵌入式数据恢复锁存信号或锁存使能信号并将恢复的锁存信号和锁存使能信号发送至锁存器。当锁存使能信号被输入至锁存器中时,输出缓冲器可以接收灰度电压。锁存使能信号可能未被同时传输至对应于源极驱动器的所有通道的锁存器。在这种情况下,锁存使能信号可以进行扩展或延迟,且随后被传输至锁存器。因此,锁存器可以在不同时间或按各种时间间隔进行操作。解码器中的每一个可以基于或响应于被存储在锁存器中相应的一个中的数据选择由电阻串提供的多个灰度电压中的任一个。然而, ...
【技术保护点】
1.一种源极驱动器,其包括:锁存器,其被配置成基于或响应于锁存信号存储数据并输出被存储在所述锁存器中的所述数据;电阻串,其包括被配置成提供多个灰度电压的多个电阻;被连接至所述电阻串的解码器,其被配置成基于或响应于源于所述锁存器的所述数据来选择并输出所述多个灰度电压中的一个;放大器,其包括第一输入端子、第二输入端子和输出端子;第一控制开关,其被连接在所述解码器和所述放大器的所述第一输入端子之间;以及第二控制开关,其被连接在所述放大器的所述第一输入端子和所述第二输入端子之间,其中,所述第一控制开关和所述第二控制开关交替地接通和断开。
【技术特征摘要】
2017.12.14 KR 10-2017-01723661.一种源极驱动器,其包括:锁存器,其被配置成基于或响应于锁存信号存储数据并输出被存储在所述锁存器中的所述数据;电阻串,其包括被配置成提供多个灰度电压的多个电阻;被连接至所述电阻串的解码器,其被配置成基于或响应于源于所述锁存器的所述数据来选择并输出所述多个灰度电压中的一个;放大器,其包括第一输入端子、第二输入端子和输出端子;第一控制开关,其被连接在所述解码器和所述放大器的所述第一输入端子之间;以及第二控制开关,其被连接在所述放大器的所述第一输入端子和所述第二输入端子之间,其中,所述第一控制开关和所述第二控制开关交替地接通和断开。2.根据权利要求1所述的源极驱动器,其中所述第一控制开关是由第一控制信号控制的,且所述第二控制开关是由为反相第一控制信号的第二控制信号控制的。3.根据权利要求1所述的源极驱动器,其中所述第一控制开关是由与所述锁存信号同步的第一控制信号控制的。4.根据权利要求1所述的源极驱动器,其中所述第一控制开关是由从所述锁存信号延迟预定延迟时间的第一控制信号控制的。5.根据权利要求1所述的源极驱动器,其中所述解码器包括被连接至所述电阻串的多个开关,以及其中所述多个开关被配置成基于或响应于被存储在所述锁存器中的所述数据选择所述多个灰度电压中的一个。6.根据权利要求5所述的源极驱动器,其还包括:输出引脚;以及输出开关,其被连接在所述输出引脚和所述放大器的所述输出端子之间,其中所述输出开关在启用所述锁存器时接通。7.根据权利要求1所述的源极驱动器,其中所述放大器是或包括缓冲器,且所述第二输入端子和所述输出端子相连接。8.一种源极驱动器,其包括:多个引脚;电阻串,其包括被配置成提供多个灰度电压的多个电阻;以及多个驱动器,其被配置成向所述多个引脚提供驱动信号,其中所述多个驱动器中的每一个包括:锁存器,其被配置成基于或响应于多个锁存信号中相应的一个存储数据并输出被存储在所述锁存器中的所述数据;被连接至所述电阻串的解码器,以基于或响应于源于所述锁存器的所述数据来选择并输出所述多个灰度电压中的一个;放大器,其包括第一输入端子、第二输入端子和输出端子;第一控制开关,其被连接在所述解码器的输出和所述放大器的所述第一输入端子之间;以及第二控制开关,其被连接在所述放大器的所述第一输入端子和所述第二输入端子之间,其中,所述驱动器中的每一个的第一控制开关是由基于所述多个锁存信号中相应的一个或响应于其生成的第一控制信号控制的,且在所述多个驱动...
【专利技术属性】
技术研发人员:柳忠湜,
申请(专利权)人:DBHiTek株式会社,
类型:新型
国别省市:韩国,KR
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。