The invention provides a gate driving unit, which comprises a shift register and a signal filter, which comprises a first pre-charging circuit, an output circuit and a first reset circuit; a signal filter is used to control the effective signal provided by the input terminal, and to transmit the signal of the clock signal terminal after the input terminal stops providing the effective signal and before the reset terminal provides the effective signal. The first pre-charging circuit is used to pre-charge the first pull-up node under the control of the effective signal provided by the input terminal, and the output circuit is used to transmit the signal of the screening output terminal to the signal output terminal when the first pull-up node is at the effective potential. The invention also provides a driving method of a grid driving unit, a grid driving circuit and a display device. The invention can reduce the noise of the grid drive unit.
【技术实现步骤摘要】
栅极驱动单元及其驱动方法、栅极驱动电路、显示装置
本专利技术涉及显示
,具体涉及一种栅极驱动单元及其驱动方法、栅极驱动电路、显示装置。
技术介绍
显示装置的栅极驱动电路包括多个级联的移位寄存器,多个移位寄存器依次输出扫描信号。移位寄存器包括输出晶体管,输出晶体管的栅极与下拉节点相连,输出晶体管的第一极与时钟信号端相连,输出晶体管的第二极与移位寄存单元的输出端相连。在移位寄存单元的输入阶段和输出阶段,输出晶体管在上拉节点电位的控制下开启,从而使得时钟信号端的信号直接通过输出晶体管传输至移位寄存器的输出端。其中,时钟信号端向输出晶体管直接提供在高低电平之间切换的时钟信号,而由于输出晶体管自身存在一定的电容,因此,在输出阶段之后,当时钟信号端达到高电平时,输出晶体管的栅极电位会出现小幅度拉高,从而使得输出晶体管的第二极输出一定信号,进而产生一定的噪声。
技术实现思路
本专利技术旨在至少解决现有技术中存在的技术问题之一,提出了一种栅极驱动单元及其驱动方法、栅极驱动电路、显示装置。为了实现上述目的,本专利技术提供一种栅极驱动单元,包括:移位寄存器和信号筛选器,所述移位寄存 ...
【技术保护点】
1.一种栅极驱动单元,其特征在于,包括:移位寄存器和信号筛选器,所述移位寄存器包括:第一预充电路、输出电路和第一复位电路;其中,所述信号筛选器与时钟信号端、筛选输出端、所述移位寄存器的输入端和复位端相连,用于在所述输入端提供的有效信号的控制下,以及在所述输入端停止提供有效信号之后、所述复位端提供有效信号之前,将所述时钟信号端的信号传输至所述筛选输出端;并在所述复位端提供的有效信号的控制下,将所述时钟信号端与所述筛选输出端断开;所述第一预充电路与所述输入端、第一上拉节点相连,用于在所述输入端提供的有效信号的控制下,对所述第一上拉节点进行预充;所述第一复位电路与所述复位端、所述 ...
【技术特征摘要】
1.一种栅极驱动单元,其特征在于,包括:移位寄存器和信号筛选器,所述移位寄存器包括:第一预充电路、输出电路和第一复位电路;其中,所述信号筛选器与时钟信号端、筛选输出端、所述移位寄存器的输入端和复位端相连,用于在所述输入端提供的有效信号的控制下,以及在所述输入端停止提供有效信号之后、所述复位端提供有效信号之前,将所述时钟信号端的信号传输至所述筛选输出端;并在所述复位端提供的有效信号的控制下,将所述时钟信号端与所述筛选输出端断开;所述第一预充电路与所述输入端、第一上拉节点相连,用于在所述输入端提供的有效信号的控制下,对所述第一上拉节点进行预充;所述第一复位电路与所述复位端、所述第一上拉节点和第一电源端相连,用于在所述复位端提供的有效信号的控制下,将所述第一电源端提供的信号传输至所述第一上拉节点;所述输出电路与所述筛选输出端、所述第一上拉节点和信号输出端相连,用于在所述第一上拉节点处于有效电位时将所述筛选输出端的信号传输至所述信号输出端。2.根据权利要求1所述的栅极驱动单元,其特征在于,所述信号筛选器包括:第二预充电路、第二复位电路和筛选电路,所述第二预充电路与所述输入端、第二上拉节点相连,用于在所述输入端提供的有效信号的控制下,对所述第二上拉节点进行预充;所述筛选电路与所述第二上拉节点、所述时钟信号端、所述筛选输出端相连,用于在所述第二上拉节点处于有效电位时将所述时钟信号端提供的信号传输至筛选输出端;所述第二复位电路与所述复位端、所述第二上拉节点和所述第一电源端相连,用于在所述复位端提供的有效信号的控制下,将所述第一电源端提供的信号传输至所述第二上拉节点。3.根据权利要求2所述的栅极驱动单元,其特征在于,所述第二预充电路包括:第二预充晶体管,所述第二预充晶体管的栅极和第一极均与所述移位寄存器的输入端相连,所述第二预充晶体管的第二极与所述第二上拉节点相连。4.根据权利要求2所述的栅极驱动单元,其特征在于,所述第二复位电路包括:第二复位晶体管,所述第二复位晶体管的栅极与所述复位端相连,所述第二复位晶体管的第一极与所述第二上拉节点相连,所述第二复位晶体管的第二极与所述第一电源端相连。5.根据权利要求2所述的栅极驱动单元,其特征在于,所述筛选电路包括:筛选晶体管和第二电容,所述筛选晶体管的栅极与所述第二上拉节点相连,所述筛选晶体管的第一极与所述时钟信号端相连,所述筛选晶体管的第二极与所述筛选输出端相连;所述第二电容的两端分别与所述第二上拉节点和所述筛选输出端相连。6.根据权利要求2所述的栅极驱动单元,其特征在于,所述信号筛选器还包括:第三复位电路,所述第三复位电路与所述复位端、所述筛选输出端、所述第一电源端相连,用于在所述复位端提供的有效信号的控制下,将所述第一电源端提供的信号传输至所述筛选输出端。7.根据权利要求6所述的栅极驱动单元,其特征在于,所述第三复位电路包括:第三复位晶体管,所述第三复位晶体管的栅极与所述复位端相连,所述第三复位晶体管的第一极与所述筛选输出端相连,所述第三复位晶体管的第二极与所述第一电源端相连。8.根据权利要求1所述的栅极驱动单元,其特征在于,所述第一预充电路包括:第一预充晶体管,所述第一预充晶体管的栅极和第一极均与所述输入端相连,所述第一预充晶体管的第二极与所述第一上拉节点相连;所述第一复位电路包括:第一复位晶体管,所述第一复位晶体管的栅极与复位端相连,所述第一复位晶体管的第一极与所述第一上拉节点相连,所述第一复位晶体管的第二极与所述第一电源端相连;所述信号输出端包括第一输出端口和第二输出端口,所述输出电路包括:第一输出晶体管、第二输出晶体管和第一电容,所述第一输出晶体管的栅极与第一上拉节点相连,所述第一输出晶体管的第一极与所述筛选输出端相连,所述第一输出晶体管的第二极与所述第一输出端口相连;所述第二输出晶体管的栅极与所述第一上拉节点相连,所述第二输出晶体管的第一极与所述筛选输出端相连,所述第二输出晶体管的第二极与所述第二输出端口相连;所述第一电容的两端分别与所述第一上拉节点和所述第二输出端口相连。9.根据权利要求1所述的栅极驱动单元,其特征在于,所述信号输出端包括第一输出端口和第二输出端口,所述移位寄存器还包括:第一下拉控制电路、第一下拉电路、第二下拉控制电路和第二下拉电路,其中,所述第一下拉控制电路与所述第一上拉节点、第一下拉节点、第一电源端、第二电源端相连,用于在第一上拉节点处于有效电位时将所述第一电源端提供的信号传输至所述第一下拉节点,以及在所述第一上拉节点处于无效电位时将所述第二电源端提供的信号传输至第一下拉节点;所述第一下拉电路与所述第一下拉节点、所述第一上拉节点、所述信号输出端、所述第一电源端和第四电源端相连,用于在第一下拉节点处于有效电位时,将所述第一电源端提供的信号传输至第一上拉节点和第一输出端口、...
【专利技术属性】
技术研发人员:牟广营,周纪登,邹宜峰,吕凤珍,
申请(专利权)人:合肥鑫晟光电科技有限公司,京东方科技集团股份有限公司,
类型:发明
国别省市:安徽,34
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。