用于减小电力轨道中欧姆压降的集成电路制造技术

技术编号:18350640 阅读:52 留言:0更新日期:2018-07-02 00:00
本申请提供了一种集成电路,所述集成电路包括多个电力轨道对和电路链。多个电力轨道对中的每一对包括多个高电力轨道中的一个以及多个低电力轨道中的一个,高电力轨道被构造为提供第一供电电压,低电力轨道被构造为提供低于第一供电电压的第二供电电压。电路链包括级联连接的多个单元电路,使得前一单元电路的输出被提供为下一单元电路的输入。多个单元电路分布式地连接到多个电力轨道对。

【技术实现步骤摘要】
用于减小电力轨道中欧姆压降的集成电路相关申请的交叉引用本申请要求于2016年12月14日提交至韩国知识产权局(KIPO)的韩国专利申请No.10-2016-0170757的优先权,该申请的全部公开内容以引用方式并入本文中。
本专利技术构思的示例性实施例通常涉及一种半导体集成电路,更特别地涉及一种包括用于减少电力轨道的欧姆压降的电路链在内的集成电路。
技术介绍
可以在集成电路的设计中使用标准元件。标准元件具有预定架构并且标准元件的信息存储在元件库中。当设计集成电路时,标准元件从元件库中取出并且被放置在集成电路布局的期望位置中。然后执行布线以将标准元件彼此连接以及将标准元件与其他元件连接。可以将电力轨道布置成为标准元件提供电力。随着电力轨道中增加的欧姆压降或IR压降,集成电路的性能会降低。
技术实现思路
根据本专利技术构思的示例性实施例,一种集成电路包括多个电力轨道对和电路链。多个电力轨道对中的每一对包括多个高电力轨道中的一个以及多个低电力轨道中的一个,高电力轨道被构造为提供第一供电电压,低电力轨道被构造为提供低于第一供电电压的第二供电电压。电路链包括级联连接的多个单元电路,使得前一单元电路的输出被提供为下一单元电路的输入。多个单元电路分布式地连接到多个电力轨道对。根据本专利技术构思的示例性实施例,一种集成电路包括多个电力轨道对和多个电路链。多个电力轨道对中的每一对包括多个高电力轨道中的一个以及多个低电力轨道中的一个,高电力轨道被构造为提供第一供电电压,低电力轨道被构造为提供低于第一供电电压的第二供电电压。多个电路链中的每一个包括级联连接的多个单元电路,使得前一单元电路的输出被提供为下一单元电路的输入。多个单元电路分布式地连接到多个电力轨道对。根据本专利技术构思的示例性实施例,一种集成电路包括第一电力轨道对至第N电力轨道对以及电路链。第一电力轨道对至第N电力轨道对分别包括被构造为提供第一供电电压的第一高电力轨道至第N高电力轨道,还分别包括被构造为提供低于第一供电电压的第二供电电压的第一低电力轨道至第N低电力轨道。电路链包括级联连接的第一单元电路至第N单元电路,使得前一单元电路的输出被提供为下一单元电路的输入。第一单元电路至第N单元电路分别连接至第一电力轨道对至第N电力轨道对。附图说明通过参照附图详细描述示例性实施例,本专利技术构思上述以及其它特征将会更加清楚。图1是示出根据本专利技术构思的示例性实施例的集成电路的示图。图2是示出根据本专利技术构思的示例性实施例的设计集成电路的方法的流程图。图3是示出根据本专利技术构思的示例性实施例的集成电路的设计系统的框图。图4是示出根据本专利技术构思的示例性实施例的集成电路的布局的示图。图5是示出根据本专利技术构思的示例性实施例的标准元件的布局的示图。图6A、图6B和图6C是根据本专利技术构思的示例性实施例的图5的标准元件的截面图。图7至图12是示出根据本专利技术构思的示例性实施例的包括电路链的集成电路的示图。图13是示出根据本专利技术构思的示例性实施例的包括在集成电路中的电路链的示图。图14A和图14B是示出根据本专利技术构思的示例性实施例的包括在图13的电路链中的单元电路的示图。图15是示出根据本专利技术构思的示例性实施例的包括在集成电路中的电路链的示图。图16A和图16B是示出根据本专利技术构思的示例性实施例的包括在图15的电路链中的单元电路的示图。图17是示出根据本专利技术构思的示例性实施例的包括在集成电路中的电路链的示图。图18是示出根据本专利技术构思的示例性实施例的包括在图17的电路链中的单元电路的示图。图19是用于描述电力轨道中欧姆压降的示图。图20是示出根据本专利技术构思的示例性实施例的集成电路中欧姆压降减小的效果的示图。图21是示出根据本专利技术构思的示例性实施例的集成电路的框图。图22A和图22B是示出包括在图21的集成电路中的环形振荡器的布局的示图。图23是示出根据本专利技术构思的示例性实施例的移动装置的框图。具体实施方式下文中,将参照附图更加充分的描述本专利技术构思的各种示例性实施例。相同的附图标记在整个申请中可以指代相同的元件。本专利技术构思的示例性实施例可以提供一种集成电路,其能够有效地减少电力轨道中的欧姆压降。本专利技术构思的示例性实施例还可以提供一种设计集成电路的方法,该集成电路能够有效地减少电力轨道中的欧姆压降。图1是示出根据本专利技术构思的示例性实施例的集成电路的示图。参照图1,集成电路200包括多个电力轨道对PRP1至PRPn和电路链CCN。多个电力轨道对PRP1至PRPn分别包括多个高电力轨道HPR1至HPRn以及多个低电力轨道LPR1至LPRn,高电力轨道HPR1至HPRn被构造为提供第一供电电压VDD,低电力轨道LPR1至LPRn被构造为提供低于第一供电电压VDD的第二供电电压VSS。例如,第一高电力轨道HPR1和第一低电力轨道LPR1可以形成第一电力轨道对PRP1,第二高电力轨道HPR2和第二低电力轨道LPR2可以形成第二电力轨道对PRP2,并且第n高电力轨道对HPRn和第n低电力轨道对LPRn可以形成第n电力轨道对PRPn。电路链CCN包括级联连接的多个单元电路UC1至UCn。级联连接表示前一单元电路的输出被提供为下一单元电路的输入。换句话说,第一单元电路UC1的输出引脚P0连接至第二单元电路UC2的输入引脚PI以提供从第一单元电路UC1输出的第一信号S1作为至第二单元电路UC2的输入,第二单元电路UC2的输出引脚PO连接至第三单元电路UC3的输入引脚PI以提供从第二单元电路UC2输出的第二信号S2作为至第三单元电路UC3的输入,并且第(n-1)单元电路UCn-1的输出引脚PO连接至第n单元电路UCn的输入引脚PI以提供从第(n-1)单元电路UCn-1输出的第(n-1)信号Sn-1作为至第n单元电路UCn的输入。此外,多个单元电路UC1至UCn的中每一个分别包括用于接收第一供电电压VDD和第二供电电压VSS的PVH和PVL。可以将电路链CCN的输入信号SI施加到第一单元电路UC1的输入引脚PI,并且可以在第n单元电路UCn的输出引脚PO处提供电路链CCN的输出信号SO。根据本专利技术构思的示例性实施例,最后的单元电路(例如,第n单元电路UCn)的输出引脚PO可以连接至第一单元电路UC1的输入引脚PI。在这种情况下,输入信号SI与输出信号S0相同,并且电路链CCN可以形成如将参照图13至图15描述的环形结构。根据本专利技术构思的示例性实施例,多个单元电路UC1至UCn分布式地连接至多个电力轨道对PRP1至PRPn。对于全部的多个单元电路UC1至UCn,直接级联连接的两个单元电路分别连接至多个电力轨道对PRP1至PRPn的两个不同的电力轨道对。例如,直接级联连接的第一单元电路UC1和第二单元电路UC2分别连接至第一电力轨道对PRP1和第二电力轨道对PRP2。类似地,直接级联连接的第二单元电路UC2和第三单元电路UC3分别连接至第二电力轨道对PRP2和第三电力轨道对PRP3。第一单元电路UC1和第三单元电路UC3不直接连接,因此第一电力轨道对PRP1可以与第三电力轨道对PRP3相同或不同。因此,根据本专利技术构思的示例性实施例的集成电路200可以通过将电路链CCN的级联连接的单元电路UC1至UCn分布式地连接到多个电力轨道对PR本文档来自技高网...
用于减小电力轨道中欧姆压降的集成电路

【技术保护点】
1.一种集成电路,包括:多个电力轨道对,其中,所述多个电力轨道对中的每一对包括多个高电力轨道中的一个以及多个低电力轨道中的一个,所述高电力轨道被构造为提供第一供电电压,所述低电力轨道被构造为提供低于所述第一供电电压的第二供电电压;以及电路链,其包括级联连接的多个单元电路,使得前一单元电路的输出被提供为下一单元电路的输入,其中,所述多个单元电路被分布式地连接至所述多个电力轨道对。

【技术特征摘要】
2016.12.14 KR 10-2016-01707571.一种集成电路,包括:多个电力轨道对,其中,所述多个电力轨道对中的每一对包括多个高电力轨道中的一个以及多个低电力轨道中的一个,所述高电力轨道被构造为提供第一供电电压,所述低电力轨道被构造为提供低于所述第一供电电压的第二供电电压;以及电路链,其包括级联连接的多个单元电路,使得前一单元电路的输出被提供为下一单元电路的输入,其中,所述多个单元电路被分布式地连接至所述多个电力轨道对。2.根据权利要求1所述的集成电路,其中,对于全部的多个单元电路,直接级联连接的两个单元电路分别连接至所述多个电力轨道对中的两个不同的电力轨道对。3.根据权利要求2所述的集成电路,其中,所述多个单元电路中奇数编号的单元电路连接至所述多个电力轨道对中的第一电力轨道对,并且所述多个单元电路中偶数编号的单元电路连接至所述多个电力轨道对中的第二电力轨道对。4.根据权利要求2所述的集成电路,其中,直接级联连接的三个单元电路分别连接至所述多个电力轨道对中的三个不同的电力轨道对。5.根据权利要求1所述的集成电路,其中,所述多个高电力轨道和所述多个低电力轨道在行方向上延伸并且在列方向上逐个交替地排列,以形成在所述列方向上排列的多个电路行的边界。6.根据权利要求5所述的集成电路,其中,对于全部的多个单元电路,直接级联连接的两个单元电路分别布置在所述多个电路行中的、与所述多个电力轨道对的两个不同的电力轨道对相对应的两个电路行中。7.根据权利要求6所述的集成电路,其中,所述多个单元电路中的每一个连接到所述多个高电力轨道中距离最近的高电力轨道以及所述多个低电力轨道中距离最近的低电力轨道。8.根据权利要求5所述的集成电路,其中,所述多个单元电路中的直接级联连接的两个单元电路在所述多个电路行中的同一电路行中彼此相邻地布置。9.根据权利要求8所述的集成电路,其中,所述直接级联连接的两个单元电路中的第一单元电路连接到所述多个高电力轨道中距离最近的高电力轨道以及所述多个低电力轨道中距离最近的低电力轨道,所述直接级联连接的两个单元电路中的第二单元电路连接到所述多个高电力轨道中距离第二近的高电力轨道以及所述多个低电力轨道中距离第二近的低电力轨道。10.根据权利要求8所述的集成电路,其中,所述直接级联连接的两个单元电路中的第一单元电路连接到所述多个电力轨道对中的第一电力轨道对,并且所述直接级联连接的两个单元电路中的第二单元电路连接到所述多个电力轨道对中的第二电力轨道对,使得所述直接级联连接的两个单元电路在列方向上被布置在所述第一电力轨道对和所述第二电力轨道对之间。11.根据权利要求1所述的集成电路,其中,所述电路链是环形振荡器,使得所述多个单元电路中的最后的单元电路的输出被提供为所述多个单...

【专利技术属性】
技术研发人员:元孝植申赞煜郑光钰姜权七
申请(专利权)人:三星电子株式会社
类型:发明
国别省市:韩国,KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1