互补型TFET制造技术

技术编号:18310334 阅读:110 留言:0更新日期:2018-06-28 20:39
本实用新型专利技术涉及一种互补型TFET100,包括:Si衬底101;Ge外延层102,设置于衬底101上表面;GeSn层103,设置于Ge外延层102上表面;P型基底104、N型基底105,设置于GeSn层103内;第一源区106、第一漏区107,设置于P型基底104内并位于两侧位置处;第二源区108、第二漏区109,设置于N型基底105内并位于两侧位置处;第一源区电极110,设置于第一源区106上表面;第一漏区电极111,设置于第一漏区107上表面;第二源区电极112,设置于第二源区108上表面;第二漏区电极113,设置于第二漏区109上表面。本实用新型专利技术提供的互补型TFET,可有效降低Ge外延层的位错密度、表面粗糙度、界面缺陷,提升Ge外延层的质量从而得到更高质量的GeSn外延层,为高性能TFET的制备提供物质基础。

Complementary TFET

The utility model relates to a complementary TFET100, including: Si substrate 101; Ge epitaxial layer 102, set on a substrate 101 surface; GeSn layer 103, set on the Ge epitaxial layer 102 surface; P type substrate 104, N type substrate 105, set in the GeSn layer 103; the first source area 106, the first leakage region 107, set in the P type 104 base 104 and located both sides. The second source area 108, second leakage area 109, set in the N type base 105 and located at the two sides; the first source area electrode 110 is set on the first source area 106 surface; the first leakage area electrode 111 is set on the first leakage area 107 surface; second source area electrode 112 is set on second source area 108 surface; second leakage zone electrode is used. 13, set on the surface of the second leakage area 109. The complementary TFET provided by the utility model can effectively reduce the dislocation density, surface roughness and interface defects of the Ge epitaxial layer, improve the quality of the Ge epitaxial layer and obtain a higher quality GeSn epitaxial layer, and provide a material basis for the preparation of high performance TFET.

【技术实现步骤摘要】
互补型TFET
本技术涉及集成电路
,特别涉及一种互补型TFET。
技术介绍
半导体行业是现代科技的象征,伴随着近几十年现代科技行业日新月异的进步,以集成电路为主的半导体行业市场规模也不断增长,现在已经成为了全球经济的重要支柱行业之一。随着半导体器件特征尺寸的不断减小,尤其是进入纳米尺寸之后,器件中的短沟效应等负面效应对器件泄露电流、亚阈特性、开态/关态电流等性能的影响越来越突出,电路速度和功耗的矛盾也将愈加严重。针对这一问题,目前已提出较为有效的办法是可以通过采用低亚阈值摆幅的新型器件隧穿场效应晶体管取代传统的MOSFET来减小短沟道效应的影响。隧穿场效应晶体管(tunnelingfieldeffecttransistor,简称TFET)是一种PIN结构的晶体管,它基于载流子的量子隧穿效应工作,并且可以通过器件优化,使得隧穿晶体管的亚阈值摆幅在室温里降到60mV/dec以下。利用互补型TFET代替传统CMOS,可以进一步缩小电路尺寸,降低电压,减小功耗。但是由于隧穿晶体管的开态电流较小,使其电路性能不足,限制了隧穿晶体管的应用。
技术实现思路
因此,为解决现有技术存在的技术缺陷和不足本文档来自技高网...
互补型TFET

【技术保护点】
1.一种互补型TFET(100),其特征在于,包括:Si衬底(101);Ge外延层(102),设置于所述衬底(101)上表面;GeSn层(103),设置于所述Ge外延层(102)上表面;P型基底(104)、N型基底(105),设置于所述GeSn层(103)内;第一源区(106)、第一漏区(107),设置于所述P型基底(104)内并位于两侧位置处;第二源区(108)、第二漏区(109),设置于所述N型基底(105)内并位于两侧位置处;第一源区电极(110),设置于所述第一源区(106)上表面;第一漏区电极(111),设置于所述第一漏区(107)上表面;第二源区电极(112),设置于所述第二源区(...

【技术特征摘要】
1.一种互补型TFET(100),其特征在于,包括:Si衬底(101);Ge外延层(102),设置于所述衬底(101)上表面;GeSn层(103),设置于所述Ge外延层(102)上表面;P型基底(104)、N型基底(105),设置于所述GeSn层(103)内;第一源区(106)、第一漏区(107),设置于所述P型基底(104)内并位于两侧位置处;第二源区(108)、第二漏区(109),设置于所述N型基底(105)内并位于两侧位置处;第一源区电极(110),设置于所述第一源区(106)上表面;第一漏区电极(111),设置于所述第一漏区(107)上表面;第二源区电...

【专利技术属性】
技术研发人员:张捷
申请(专利权)人:西安科锐盛创新科技有限公司
类型:新型
国别省市:陕西,61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1