像素阵列基板制造技术

技术编号:18239060 阅读:34 留言:0更新日期:2018-06-17 02:58
本发明专利技术公开了一种像素阵列基板,包含基板、多条第一信号线、多条第二信号线、多个主动元件、多个像素电极、多条选择线、驱动单元及多条金属线。各选择线与第一信号线交错以形成第一交错处及多个第二交错处,各选择线在第一交错处与第一信号线电性连接,在第二交错处与第一信号线电性绝缘,各选择线具有第一部分及第二部分,第一部分与在第一交错处的第一信号线重叠,且与第二部分相隔有间隙。驱动单元电性连接至第二信号线及选择线的第一部分。各金属线与多个间隙的其中之一重叠。本发明专利技术的像素阵列基板能够符合自动光学检查的检测标准,并且可设置于各种显示器中,使显示画面的颜色及亮度均匀,且显示品质良好。 1

Pixel array substrate

The invention discloses a pixel array substrate, which includes a substrate, a plurality of first signal lines, a plurality of second signal lines, a plurality of active elements, a plurality of pixel electrodes, a plurality of selection lines, a driving unit and a plurality of metal lines. Each selection line is interlaced with the first signal line to form a first interlaced place and a plurality of second interlacing places. Each selection line is electrically connected to the first signal line at the first interlaced place, and the first signal line is electrically insulated at the second interlaced place. Each selection line has the first part and the first part, the first part and the first signal at the first interlaced place. The line overlaps and is spaced apart from the second part. The driving unit is electrically connected to the second signal line and the first part of the selection line. Each metal wire overlaps one of a plurality of gaps. The pixel array substrate of the invention can meet the detection standard of automatic optical inspection, and can be set in various displays to make the color and brightness of the display screen uniform and display good quality. One

【技术实现步骤摘要】
像素阵列基板
本专利技术是关于一种像素阵列基板,特别是关于一种具有不连续选择线的像素阵列基板。
技术介绍
随着显示面板被广泛地应用在各式显示器中,例如:电视、笔记本电脑、平板电脑、电子纸(e-paper)书及行动电话等。窄边框(Narrowboarder)设计的显示面板是目前显示器产业的发展趋势。图1是公知的一种像素阵列的局部示意图,两条第一信号线110a及110b与第二信号线120交错,并也与选择线130交错而形成第一交错处a1及第二交错处a2。第一信号线110a与选择线130在第一交错处a1电性连接,因此外部信号源的信号可通过选择线130传递至第一信号线110a。第一信号线110b与选择线130在第二交错处a2电性绝缘,然而,第一信号线110b可通过其它选择线(未示出)而也连接至外部信号源。上述的布线设计促使当第二信号线120与位于图1的下侧的信号源(未示出)电性连接时,第一信号线110a也可通过选择线130而也与信号源电性连接,而取代了传统上第一信号线110a需由图1的左侧或右侧拉线至信号源的设计,因此,通过图1的像素阵列能够实现窄边框的设计。然而,在选择线130中,从第一交错处a1延伸出来并超过第二交错处a2的这段选择线130常会导致包含如图1的像素阵列的显示器发生颜色不均(Mura)的问题,而降低显示器的显示性能。
技术实现思路
本专利技术的目的在于提供一种像素阵列基板,能够符合自动光学检查的检测标准,并且可设置于各种显示器中,使显示画面的颜色及亮度均匀,且显示品质良好。为实现上述目的本专利技术提供一种像素阵列基板,包含基板、多条第一信号线配置于基板上、多条第二信号线配置于基板上,并与这些第一信号线交错且电性绝缘、多个主动元件,各主动元件与这些第一信号线的其中一条及这些第二信号线的其中一条电性连接、多个像素电极,各像素电极与这些主动元件的其中一个电性连接、多条选择线配置于基板上、驱动单元及多条金属线。其中,各选择线与这些第一信号线交错以形成第一交错处及多个第二交错处,各选择线在第一交错处与第一信号线电性连接,在这些第二交错处与这些第一信号线电性绝缘,各选择线具有第一部分及第二部分,第一部分与在第一交错处的第一信号线重叠,且与第二部分相隔有间隙。驱动单元电性连接至这些第二信号线及这些选择线的这些第一部分。各金属线与这些间隙的其中一个重叠。在本专利技术一实施方式中,各金属线的长度大于或等于与各金属线重叠的间隙的间隙长度。在本专利技术一实施方式中,各金属线与相邻的第一部分重叠。在本专利技术一实施方式中,各金属线与相邻的第二部分重叠。在本专利技术一实施方式中,间隙位于第一交错处及与第一交错处相邻的第二交错处之间。在本专利技术一实施方式中,这些第一信号线与这些金属线位于同一层。在本专利技术一实施方式中,这些金属线的材料与这些第一信号线的材料相同。在本专利技术一实施方式中,各选择线的第一部分具有线宽,与邻近于第一部分的金属线的线宽相同。在本专利技术一实施方式中,各选择线的第二部分具有线宽,与邻近于第二部分的金属线的线宽相同。在本专利技术一实施方式中,第一信号线为扫描线,第二信号线为数据线。本专利技术的像素阵列基板,与现有技术相比,具有能够符合自动光学检查的检测标准,并且可设置于各种显示器中,使显示画面的颜色及亮度均匀,且显示品质良好的有益效果。附图说明本专利技术上述和其它目的、特征及其它优点参照说明书内容并配合附图得到更清楚的了解,其中:图1是公知的一种像素阵列的局部示意图;图2是根据本专利技术的一实施方式所绘示的像素阵列基板的俯视示意图;图3是图2中区域R的放大示意图;图4是图3中剖线A-A’的剖面示意图;图5A-5D是分别根据本专利技术的不同实施方式所绘示的图3中剖线B-B’的剖面示意图。具体实施方式图2是根据本专利技术的一实施方式所绘示的像素阵列基板的俯视示意图。图3是图2中区域R的放大示意图。请参照图2及图3,像素阵列基板200包括基板202并在基板202上设置有驱动单元204、多条第一信号线210、多条第二信号线220、多条选择线230、多条金属线240、多个主动元件250及多个像素电极260。像素阵列a包含这些第一信号线210、第二信号线220、选择线230、金属线240、主动元件250及像素电极260。如图2及图3所示,这些第一信号线210及这些第二信号线220皆配置于基板202上,这些第二信号线220与这些第一信号线210交错且电性绝缘。并且,这些第一信号线210与这些第二信号线220交错以定义出多个像素区P,各主动元件250配置于这些像素区P的其中一个中,且与这些第一信号线210的其中一条及这些第二信号线220的其中一条电性连接。各像素电极260与这些主动元件250的其中一个电性连接。在一实施方式中,这些第一信号线210沿第一方向D1延伸且沿第二方向D2排列,这些第二信号线220沿第二方向D2延伸且沿第一方向D1排列。在一实施方式中,第一方向D1垂直于第二方向D2,但不限于此。请参照图2,每条选择线230与这些第一信号线210交错以形成一个第一交错处X1及多个第二交错处X2,选择线230在第一交错处X1与这些第一信号线210电性连接,在第二交错处X2与这些第一信号线210电性绝缘。各选择线230具有第一部分230a及第二部分230b,第一部分230a与在第一交错处X1的第一信号线210重叠,且与第二部分230b相隔有间隙G。换言之,第二部分230b不与第一交错处X1重叠,且与第一部分230a电性绝缘。如图2所示,选择线230为不连续的选择线,第一部分230a与第二部分230b通过间隙G而电性绝缘,由于第二部分230b不与第一部分230a导通而无法接收来自于驱动单元204的信号,因此,当像素阵列基板200被配置于显示器中时,邻近于选择线230的第二部分230b的显示区不会发生颜色不均(Mura)的问题。此外,从图3来看,间隙G位于第一交错处X1及与第一交错处X1相邻的第二交错处X2之间。换言之,在与选择线230的第二部分230b重叠的所有第二交错处X2之中,此与第一交错处X1相邻的第二交错处X2即为最靠近第一交错处X1的第二交错处X2。当间隙G越靠近第一交错处X1时,将能够使得从第一交错处X1延伸向第二交错处X2的选择线的第一部分230a越短,并使得与第一部分230a电性绝缘的第二部分230b越长,而越能够避免发生颜色不均(Mura)的问题。在其它实施方式中,间隙G也可位于第一交错处X1及与选择线230的第二部分230b重叠的其它第二交错处X2之间。此外,一般来说,在制作像素阵列基板的过程中,常会利用自动光学检查(AutomatedOpticalInspection,AOI)从像素阵列的上方进行检测,去比较各交错处附近的线路结构是否一致,若出现不一致的状况,则会被判定为线路结构出现缺陷,而无法进行下一步的工艺。在如图2所示的像素阵列基板200中,间隙G的存在会使得选择线230在俯视时看起来为不连续的。然而,像素阵列基板200同时包含这些金属线240,各金属线240与这些间隙G的其中一个重叠,而会使得各交错处附近的线路结构一致,而能够符合自动光学检查的检测标准。举例来说,由于金属线240与间隙G重叠的缘故,在区域R1中,第一交错处X1附近的线路结本文档来自技高网...
像素阵列基板

【技术保护点】
1.一种像素阵列基板,其特征在于,包含:

【技术特征摘要】
1.一种像素阵列基板,其特征在于,包含:基板;多条第一信号线,配置于所述基板上;多条第二信号线,配置于所述基板上,所述多条第二信号线与所述多条第一信号线交错且电性绝缘;多个主动元件,各所述主动元件与所述多条第一信号线的其中一条及所述多条第二信号线的其中一条电性连接;多个像素电极,各所述像素电极与所述多个主动元件的其中一个电性连接;多条选择线,配置于所述基板上,各所述选择线与所述多条第一信号线交错以形成第一交错处及多个第二交错处,各所述选择线在所述第一交错处与所述第一信号线电性连接,在所述多个第二交错处与所述多条第一信号线电性绝缘,各所述选择线具有第一部分及第二部分,所述第一部分与在所述第一交错处的所述第一信号线重叠,且与所述第二部分相隔有间隙;驱动单元,电性连接至所述多条第二信号线及所述多条选择线的所述多个第一部分;以及多条金属线,各所述金属线与所述多个间隙的其中一个重叠。2.如权利要求1所述的像素阵列基板,其特征在于,各所述金属线的长度大于或等于与各所述金属线重...

【专利技术属性】
技术研发人员:陈筠涵庄博钧朱晓彤黄霈霖
申请(专利权)人:元太科技工业股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1