The invention discloses a pixel array substrate, which includes a substrate, a plurality of first signal lines, a plurality of second signal lines, a plurality of active elements, a plurality of pixel electrodes, a plurality of selection lines, a driving unit and a plurality of metal lines. Each selection line is interlaced with the first signal line to form a first interlaced place and a plurality of second interlacing places. Each selection line is electrically connected to the first signal line at the first interlaced place, and the first signal line is electrically insulated at the second interlaced place. Each selection line has the first part and the first part, the first part and the first signal at the first interlaced place. The line overlaps and is spaced apart from the second part. The driving unit is electrically connected to the second signal line and the first part of the selection line. Each metal wire overlaps one of a plurality of gaps. The pixel array substrate of the invention can meet the detection standard of automatic optical inspection, and can be set in various displays to make the color and brightness of the display screen uniform and display good quality. One
【技术实现步骤摘要】
像素阵列基板
本专利技术是关于一种像素阵列基板,特别是关于一种具有不连续选择线的像素阵列基板。
技术介绍
随着显示面板被广泛地应用在各式显示器中,例如:电视、笔记本电脑、平板电脑、电子纸(e-paper)书及行动电话等。窄边框(Narrowboarder)设计的显示面板是目前显示器产业的发展趋势。图1是公知的一种像素阵列的局部示意图,两条第一信号线110a及110b与第二信号线120交错,并也与选择线130交错而形成第一交错处a1及第二交错处a2。第一信号线110a与选择线130在第一交错处a1电性连接,因此外部信号源的信号可通过选择线130传递至第一信号线110a。第一信号线110b与选择线130在第二交错处a2电性绝缘,然而,第一信号线110b可通过其它选择线(未示出)而也连接至外部信号源。上述的布线设计促使当第二信号线120与位于图1的下侧的信号源(未示出)电性连接时,第一信号线110a也可通过选择线130而也与信号源电性连接,而取代了传统上第一信号线110a需由图1的左侧或右侧拉线至信号源的设计,因此,通过图1的像素阵列能够实现窄边框的设计。然而,在选择线130中,从第一交错处a1延伸出来并超过第二交错处a2的这段选择线130常会导致包含如图1的像素阵列的显示器发生颜色不均(Mura)的问题,而降低显示器的显示性能。
技术实现思路
本专利技术的目的在于提供一种像素阵列基板,能够符合自动光学检查的检测标准,并且可设置于各种显示器中,使显示画面的颜色及亮度均匀,且显示品质良好。为实现上述目的本专利技术提供一种像素阵列基板,包含基板、多条第一信号线配置于基板 ...
【技术保护点】
1.一种像素阵列基板,其特征在于,包含:
【技术特征摘要】
1.一种像素阵列基板,其特征在于,包含:基板;多条第一信号线,配置于所述基板上;多条第二信号线,配置于所述基板上,所述多条第二信号线与所述多条第一信号线交错且电性绝缘;多个主动元件,各所述主动元件与所述多条第一信号线的其中一条及所述多条第二信号线的其中一条电性连接;多个像素电极,各所述像素电极与所述多个主动元件的其中一个电性连接;多条选择线,配置于所述基板上,各所述选择线与所述多条第一信号线交错以形成第一交错处及多个第二交错处,各所述选择线在所述第一交错处与所述第一信号线电性连接,在所述多个第二交错处与所述多条第一信号线电性绝缘,各所述选择线具有第一部分及第二部分,所述第一部分与在所述第一交错处的所述第一信号线重叠,且与所述第二部分相隔有间隙;驱动单元,电性连接至所述多条第二信号线及所述多条选择线的所述多个第一部分;以及多条金属线,各所述金属线与所述多个间隙的其中一个重叠。2.如权利要求1所述的像素阵列基板,其特征在于,各所述金属线的长度大于或等于与各所述金属线重...
【专利技术属性】
技术研发人员:陈筠涵,庄博钧,朱晓彤,黄霈霖,
申请(专利权)人:元太科技工业股份有限公司,
类型:发明
国别省市:中国台湾,71
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。