一种提升多路ADC交织采样系统同步复位稳定度的方法技术方案

技术编号:16703278 阅读:44 留言:0更新日期:2017-12-02 16:32
本发明专利技术提供一种提升多路ADC(模数转换器)交织采样系统同步复位稳定度的方法,首先关闭各路ADC的采样时钟信号,确保ADC数据采集停止,在采样时钟关闭到再次开启的时间窗口范围内,执行同步复位;第二步,各路复位信号通过采样时钟同步后送到ADC进行同步复位;最后,复位结束后,开启各路ADC的采样时钟,执行数据采集,实现多路ADC交织采样系统同各路ADC的采样同步。采用上述方案,可以实现多路ADC同步复位,重点解决多路ADC交织采样系统同步复位的稳定度难题,确保每路ADC每次工作后准确、可靠复位,复位后各路ADC的采样顺序始终保持一致。提高了多路ADC交织采样系统的稳定性。

A method of improving the synchronization reset stability of the multiplex ADC interlaced sampling system

The invention provides a multi-channel ADC upgrade (ADC) interleaved sampling system synchronous reset stabilization method, close the sampling clock signal of all ADC first, ensure that the ADC data acquisition in the sampling clock stop, close to open again the time window within the scope of the implementation of the same reduction step; the second step, the reset signal through the sampling clock after synchronization sent to ADC synchronous reset; finally, reset after the sampling clock open all ADC, perform data acquisition, multi-channel sampling system with various ADC ADC interleaving sampling synchronization. By adopting the above scheme, multiple ADC synchronous reset can be realized, and the stability problem of synchronous reset of multi-channel ADC interleaving sampling system is mainly solved. It is ensured that every ADC is accurate and reliable after every work, and the sampling order of all ADC is always the same after reset. The stability of the multichannel ADC interleaving sampling system is improved.

【技术实现步骤摘要】
一种提升多路ADC交织采样系统同步复位稳定度的方法
本专利技术属于电子测试
,尤其涉及的是一种提升多路ADC交织采样系统同步复位稳定度的方法。
技术介绍
多路ADC(模数转换器)交织数据采集技术,是通过多片低速ADC顺序延迟采样,实现高速数据采集的重要手段。在微电子技术不能实现单颗ADC芯片高速数据采集的情况下,数据采集卡、数字存储示波器等产品广泛采用这种技术提升采样速率。多路ADC交织数据采集技术需要严格控制各路ADC的采样同步,保证每一路采集电路(ADC)的采样先后顺序固定不变,这样按照设定的顺序进行各路采样数据的重组,才能不失真的恢复出原始波形。这种数据采集技术能够增加单位时间内采样样点的数量,实现了通过低速ADC进行高速数据采集。现有多路ADC交织采样同步复位方案是复位信号通过采样时钟同步后,由扇出电路分成若干路复位信号,每路复位信号再通过延迟调节电路进行延迟调节,形成最终的同步复位信号,同步复位信号输入到各路ADC,实现多路ADC的同步采样,如图1所示。图1中包括时钟发生及扇出器、信号幅度放大器、主控制器、相位控制器、D触发器、模拟数字转换器相互连接相互通讯;具体的工作过程为时钟发生及扇出器输出多路采样时钟信号(各路时钟信号存在固定的时延)作为多路ADC交织采样系统中各路ADC的采样时钟。进行同步复位动作时,主控器输出复位信号,复位信号经过D触发器产生与采样时钟同步的同步复位信号,其中的同步时钟可以选取多路采样时钟信号中的任意一路,并且可以通过相位控制器选择上升沿同步或是下降沿同步,同步信号经过D触发器同步后功分为若干路,每一路同步信号再经过延迟调节电路,送到各路ADC,实现多ADC的采样同步控制。现有技术的缺点:1、现有多路ADC交织采样同步复位技术,由于同步复位信号相互独立,各路信号之间存在时延差,可能会引起各路ADC之间的同步复位不一致;2、为了解决第1点不足,在扇出的同步复位信号线上增加延迟调节电路,提升同步精度。但延迟调节电路的增加,进行同步复位时,需要单独调节每一路信号的时延,并且调试或校准过程中需要输入标准信号进行观测,因此调试复杂,费时、费力,而且随着ADC路数的增加,调试的难度会进一步加大,并且延迟芯片的温度特性存在不一致性,会导致同步复位的稳定性降低,即不同环境温度下复位状态的变化不一致,当温度变化超过一定范围时,需要重新调整延时,进行二次同步复位;3、ADC器件对同步复位信号的脉冲特性也有严格的要求,复位信号边沿的上升时间(或下降时间)必须足够快,才能保证复位有效,同步复位信号由于增加了延迟调节电路,会导致复位信号边沿的上升时间变慢,在单片ADC采样速率较高时,复位失效的风险增大;4、由于多路时钟信号间存在预先设定的时延,同步复位信号结束的边沿可能会落到某一路采样时钟信号的上升沿临界区(该区域的采样时钟可能使ADC采样数据也可能不采样数据),导致ADC的第一个采样数据可能会延迟(或超前)一个时钟周期,进而导致采样错误,这种情况在双沿采样ADC(采样时钟的上升沿和下降沿均进行采样)系统中更容易出现。图2给出了一个四路ADC交织采样系统,复位信号通过第二路采样时钟的下降沿(CLK2的经过反相器)同步,出现了同步复位信号落在第四路采样时钟上升沿临界区的情况,正常情况下,同步复位后按照图中1、2、3、4的顺序进行数据取样重组,但是同步复位信号的延迟就可能会导致第一个数据是第四路ADC上的“0”这个数据。虽然同步复位信号可以通过延迟电路调整时延,但是存在同步复位不稳定的因素,特别是单路ADC的采样速率增大(采样时钟周期变小)时,对延迟电路的调节精度(最小可调节时延步进)要求就会大大提高。因此,现有技术存在缺陷,需要改进。
技术实现思路
本专利技术所要解决的技术问题是针对现有技术的不足,提供一种提升多路ADC交织采样系统同步复位稳定度的方法。本专利技术的技术方案如下:一种提升多路ADC交织采样系统同步复位稳定度的方法,包括以下步骤:第一步:关闭各路ADC的采样时钟信号,确保ADC数据采集停止,在采样时钟关闭到再次开启的时间窗口范围内,发出复位信号;第二步:各路复位信号通过采样时钟同步后送到ADC进行同步复位;最后一步:复位结束后,开启各路ADC的采样时钟,执行数据采集,实现多路ADC交织采样系统中各路ADC的采样同步。进一步而言,所述第一步中发出复位信号的具体步骤为:主控制器发送一个控制各路采样时钟关断的长脉冲信号,这段时间范围内,各路ADC的采样时钟信号被关断,ADC停止数据采集;在ADC采样时钟被关断的时间范围内,主控制器发出复位信号。进一步而言,所述复位信号在采样时钟关断期间执行复位。进一步而言,所述第二步中进行同步复位的具体步骤为:复位信号经过采样时钟的某一路时钟同步后,功分为若干路,生成同步复位信号1、同步复位信号2等,生成的同步复位信号分别送到每路ADC,实现多路ADC的同步复位。进一步而言,所述同步复位是在采样时钟关断的时间窗口内进行。进一步而言,所述最后一步中采样同步的具体步骤为:复位后的若干时钟周期后,时钟开启信号有效,各路ADC在采样时钟开启后执行数据采集,实现多路ADC交织采样系统的同步数据采集。采用上述方案,1)同步复位信号不需要增加延迟调节电路,降低了电路调试的工作量;2)各路同步复位信号即使有一定时延差(如传输线时延不一致),但复位在采样时钟关断的时间窗口内执行,用于复位的同步信号的时延差不会对采样同步造成影响;3)采样时钟开关控制通过各自时钟进行同步,可以确保时钟开启的位置不会落在采样时钟的临界区,确保多路ADC交织采样系统复位后数据采集顺序的稳定性。附图说明图1为现有多路ADC交织采样系统同步复位原理图。图2为现有多路ADC交织采样系统同步复位可能出现的错误时序图。图3为本专利技术多路ADC交织采样系统同步复位原理图。图4为本专利技术多路ADC交织采样系统中多路采样时钟时序图。图5为本专利技术多路采样时钟同步时钟时序图。图6为本专利技术复位脉冲与采样时钟关断脉冲时序图。图7为本专利技术经采样时钟同步后的时钟关断和复位信号时序图。图8为本专利技术多路ADC交织采样系统同步复位时序图。具体实施方式以下结合附图和具体实施例,对本专利技术进行详细说明。实施例1本专利技术提出了一种新的多路ADC交织采样同步复位方法:第一步,关闭各路ADC的采样时钟信号,确保ADC数据采集停止,在采样时钟关闭到再次开启的时间窗口范围内,执行同步复位;第二步,各路复位信号通过采样时钟同步后送到ADC进行同步复位;最后一步,复位结束后,开启各路ADC的采样时钟,执行数据采集,实现多路ADC交织采样系统中各路ADC的采样同步。这种方法可以有效降低同步复位信号的同步精度要求,可以大大提升同步复位的稳定度,实现每次复位稳定、可靠。本专利技术提出的一种多路ADC交织采样同步复位方法,总体构成上包括时钟发生及扇出电路、采样时钟开关电路、主控制器、相位控制器、时钟关断信号同步电路(D触发器)、复位信号同步电路(D触发器),具体如图3所示。时钟发生及扇出电路输出若干路采样时钟信号,时钟信号通过时钟开关电路送到各路ADC,作为ADC的采样时钟信号;时钟发生及扇出电路在输出采样时钟信号同时,还输出与之同步的一路同步时钟信号,通过相本文档来自技高网
...
一种提升多路ADC交织采样系统同步复位稳定度的方法

【技术保护点】
一种提升多路ADC交织采样系统同步复位稳定度的方法,其特征在于,包括以下步骤:第一步:关闭各路ADC的采样时钟信号,确保ADC数据采集停止,在采样时钟关闭到再次开启的时间窗口范围内,发出复位信号;第二步:各路复位信号通过采样时钟同步后送到ADC进行同步复位;最后一步:复位结束后,开启各路ADC的采样时钟,执行数据采集,实现多路ADC交织采样系统中各路ADC的采样同步。

【技术特征摘要】
1.一种提升多路ADC交织采样系统同步复位稳定度的方法,其特征在于,包括以下步骤:第一步:关闭各路ADC的采样时钟信号,确保ADC数据采集停止,在采样时钟关闭到再次开启的时间窗口范围内,发出复位信号;第二步:各路复位信号通过采样时钟同步后送到ADC进行同步复位;最后一步:复位结束后,开启各路ADC的采样时钟,执行数据采集,实现多路ADC交织采样系统中各路ADC的采样同步。2.如权利要求1所述的同步复位稳定度的方法,其特征在于,所述第一步中发出复位信号的具体步骤为:主控制器发送一个控制各路采样时钟关断的长脉冲信号,这段时间范围内,各路ADC的采样时钟信号被关断,ADC停止数据采集;在ADC采样时钟被关断的时间范围内,主控制器发出复位信号。3.如权利...

【专利技术属性】
技术研发人员:杨江涛邵成华吕增强田万里王励
申请(专利权)人:中国电子科技集团公司第四十一研究所
类型:发明
国别省市:山东,37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1