An oscillator circuit with external synchronization function belongs to the field of electronic circuit technology. By increasing the external resistance in the oscillator circuit, adjusting the size of the external resistor oscillator frequency; an additional synchronization circuit, the synchronous control signal SYNC forced oscillator frequency synchronization, obtain the clock signal CLK is stable and reliable; at the same time by using the constant current source to the oscillator capacitor discharge, the discharge time is the clock signal CLK is time controllable high level, no clock signal CLK high level time is too short to cause the circuit cannot respond to questions. The oscillator circuit of the present invention, the oscillation frequency is adjustable, and can realize external synchronization, with high stability, and can effectively suppress the circuit of intermodulation interference and electromagnetic interference etc..
【技术实现步骤摘要】
一种具有外部同步功能的振荡器电路
本专利技术属于电子电路
,具体涉及到一种可实现外部同步的振荡器电路。
技术介绍
在电子电路
,振荡器通常用于为系统电路提供稳定可靠的时钟信号,确保电路系统稳定协调的工作。传统振荡器的电路如图1所示。该电路组成为:一个充放电电容C0,一个限流电阻R0,下限比较器COMP1,上限比较器COMP2,一个RS锁存器,以及放电MOS管MN0。其中下限比较器COMP1同相输入端接下限阈值电压Vth_L,反相输入端接电容C0上极板,输出端接RS锁存器的R端;上限比较器COMP2的同相输入端和COMP1的反相输入端一起接电容C0的上极板,其反相端接上限阈值电压Vth_H,输出端接RS触发器的S端;RS触发器的正向输出端Q反过来接到MN0管的栅极。对于电容C0上极板电压Vc初态为0V时,下限比较器COMP1输出高,上限比较器COMP2输出低,于是RS锁存器Q端输出低,MN0管截止,VDD通过电阻R0给电容C0充电,电容C0上电压开始升高。当电容C0上极板电压Vc上升到下限阈值电压Vth_L后,下限比较器COMP1输出低,即RS锁存器R端 ...
【技术保护点】
一种具有外部同步功能的振荡器电路,其特征在于,包括下限比较器(COMP1)、上限比较器(COMP2)、箝位运算放大器(OP)、RS锁存器、缓冲器、或门、同步电路、第一NMOS管(MN1)、第二NMOS管(MN2)、第一PMOS管(MP1)、第二PMOS管(MP2)、第三PMOS管(MP3)、第一电阻(R1)、第二电阻(R2)、外挂电阻(RT)、电容(C)和第一电流源(Ibisa1),箝位运算放大器(OP)的同相输入端连接钳位基准电压(Vref_GM),其反相输入端通过第一电阻(R1)和第二电阻(R2)的串联结构后连接第二NMOS管(MN2)的源极,其输出端连接第二NMOS管 ...
【技术特征摘要】
1.一种具有外部同步功能的振荡器电路,其特征在于,包括下限比较器(COMP1)、上限比较器(COMP2)、箝位运算放大器(OP)、RS锁存器、缓冲器、或门、同步电路、第一NMOS管(MN1)、第二NMOS管(MN2)、第一PMOS管(MP1)、第二PMOS管(MP2)、第三PMOS管(MP3)、第一电阻(R1)、第二电阻(R2)、外挂电阻(RT)、电容(C)和第一电流源(Ibisa1),箝位运算放大器(OP)的同相输入端连接钳位基准电压(Vref_GM),其反相输入端通过第一电阻(R1)和第二电阻(R2)的串联结构后连接第二NMOS管(MN2)的源极,其输出端连接第二NMOS管(MN2)的栅极,第一电阻(R1)和第二电阻(R2)的串联点通过外挂电阻(RT)后接地;第二PMOS管(MP2)的栅漏短接并连接第三PMOS管(MP3)的栅极和第二NMOS管(MN2)的漏极,其源极和第三PMOS管(MP3)的源极接电源电压;第一PMOS管(MP1)的源极连接第三PMOS管(MP3)的漏极,其漏极连接第一NMOS管(MN1)的漏极、下限比较器(COMP1)的反相输入端和上限比较器(COMP2)的同相输入端;第一电流源(Ibias1)的负极连接第一NMOS管(MN1)的源极,其正极接地并连接电容(C)的下极板,电容(C)的上极板作为所述振荡器电路的输出端;下限比较器(COMP1)的同相输入端接下阈值电压(Vth_L),其输出端通过缓冲器后连接RS锁存器的R输入端;上限比较器(COMP2)的反相输入端连接上阈值电压(Vth_H),其输出端连接或门的第一输入端;同步电路的输入端连接同步控制信号,其输出端连接或门的第二输入端;RS锁存器的S输入端连接或门的输出端,其输出端输出时钟信号(CLK)并连接第一NMOS管(MN1)和第一PMOS管(MP1)的栅极。2.根据权利要求1所述的具有外部同步功能的振荡器电路,其特征在于,所述同步电路包括第...
【专利技术属性】
技术研发人员:周泽坤,石旺,石跃,李登维,袁东,张波,
申请(专利权)人:电子科技大学,
类型:发明
国别省市:四川,51
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。