一种阵列基板及其制作方法技术

技术编号:15705718 阅读:131 留言:0更新日期:2017-06-26 15:19
本发明专利技术提供一种阵列基板及其制作方法,其包括:在衬底基板上形成第一金属层,对第一金属层进行图案化处理形成遮光线和栅极;在所述遮光线和所述栅极上形成栅绝缘层;在与所述栅极对应的栅绝缘层上形成有源层,所述有源层用于形成沟道;将所述遮光线对应的栅绝缘层去除,以使所述遮光线露出;在所述遮光线、未被有源层覆盖的栅绝缘层以及所述有源层上形成第二金属层;对所述第二金属层进行图案化处理形成数据线、源极以及漏极;在所述第二金属层、未被第二金属层覆盖的栅绝缘层上以及所述有源层上形成钝化层;所述钝化层上形成有连接所述漏极的过孔;在所述钝化层上形成透明电极层。本发明专利技术的阵列基板及其制作方法,缩短了生产时间。

Array substrate and manufacturing method thereof

The invention provides an array substrate and a manufacturing method thereof, which comprises a first metal layer is formed on a substrate, a first metal layer is patterned to form processing and light shielding gate in the shade; forming a gate insulating layer and the gate light; an active layer formed in the layer corresponding to the gate gate the insulation, the active layer for forming the trench; the light shielding the gate insulating layer is removed, so that the light shielding exposed; the shielding light, is not an active layer covering the gate insulating layer and a second metal layer formed on the active layer; on the second metal layer patterned forms a data line, a source electrode and a drain electrode; on the second metal layer, a second metal layer is not covered by the gate insulating layer and the active layer is formed on the passivation layer; there is connected with the formation of the passivation layer. A drain through hole; a transparent electrode layer is formed on the passivation layer. The array substrate of the present invention and the manufacturing method thereof shorten the production time.

【技术实现步骤摘要】
一种阵列基板及其制作方法
本专利技术涉及显示器
,特别是涉及一种阵列基板及其制作方法。
技术介绍
随着显示器不断向高分辨和大尺寸的发展,使得信号线的长度变长,导致阻容延迟较大,因此解决阵列基板中信号的传输问题成为研究的热点。目前为了降低阻容延迟,第一种方法是将信号线的材料由高阻抗的材料替换为低阻抗的材料,比如将铝替换为铜。第二种方法是对信号线所在的金属层进行加厚处理。在液晶面板制程中,通常通过磁控溅射沉积方式沉积铜膜,由于这种方式会增加生产时间,还会引起玻璃的形变和翘曲,降低了产品的良率。因此,有必要提供一种阵列基板及其制作方法,以解决现有技术所存在的问题。
技术实现思路
本专利技术的目的在于提供一种阵列基板及其制作方法,能够提高产品的良率。为解决上述技术问题,本专利技术提供一种阵列基板的制作方法,其包括:在衬底基板上形成第一金属层,对第一金属层进行图案化处理形成遮光线和栅极;在所述遮光线和所述栅极上形成栅绝缘层;在与所述栅极对应的栅绝缘层上形成有源层,所述有源层用于形成沟道;将所述遮光线对应的栅绝缘层去除,以使所述遮光线露出;在所述遮光线、未被有源层覆盖的栅绝缘层以及所述有源层上形成第二金属层;对所述第二金属层进行图案化处理形成数据线、源极以及漏极;在所述第二金属层、未被第二金属层覆盖的栅绝缘层上以及所述有源层上形成钝化层;所述钝化层上形成有连接所述漏极的过孔;在所述钝化层上形成透明电极层。在本专利技术的阵列基板的制作方法中,所述将所述遮光线对应的栅绝缘层去除,以使所述遮光线露出的步骤包括:在所述有源层以及未被所述有源层覆盖的栅绝缘层上形成光阻层,并使用掩膜板对光阻层进行曝光、显影,以使与所述遮光线对应的光阻层被去除,其中所述掩膜板包括全透光区域、部分透光区域以及不透光区域,所述全透光区域的位置与所述遮光线的位置对应;将所述遮光线对应的栅绝缘层刻蚀掉。在本专利技术的阵列基板的制作方法中,其中部分所述不透光区域位于所述掩膜板的两侧,其余部分的不透光区域的位置与所述栅极的位置对应,所述部分透光区域位于所述全透光区域和所述不透光区域外;所述在所述遮光线、未被所述有源层覆盖的栅绝缘层、所述有源层上形成第二金属层的步骤包括:将所述部分透光区域对应的光阻层去除;在所述遮光线、未被所述光阻层覆盖的栅绝缘层以及剩余的光阻层上形成第二金属层。在本专利技术的阵列基板的制作方法中,所述将所述部分透光区域对应的光阻层去除的步骤包括:对所述光阻层进行灰化处理,以将所述部分透光区域对应的光阻层去除。在本专利技术的阵列基板的制作方法中,所述在所述第二金属层、未被所述第二金属层覆盖的栅绝缘层上以及所述有源层上形成钝化层的步骤之前,所述方法还包括:将所述剩余的光阻层以及所述剩余的光阻层上的第二金属层进行去除。在本专利技术的阵列基板的制作方法中,通过剥离工艺将所述剩余的光阻层剥除,以将所述剩余的光阻层和所述剩余的光阻层上的第二金属层去除。在本专利技术的阵列基板的制作方法中,所述第一金属层和所述第二金属层的材料为铜。在本专利技术的阵列基板的制作方法中,所述栅绝缘层的厚度位于预设范围内。本专利技术还提供一种阵列基板,其包括:第一金属层,位于衬底基板上,包括遮光线和栅极;栅绝缘层,位于所述遮光线以外的第一金属层上;有源层,部分位于所述栅绝缘层上;所述有源层用于形成沟道;第二金属层,位于所述遮光线和所述栅绝缘层上;所述第二金属层包括数据线、源极以及漏极;钝化层,位于所述第二金属层上;所述钝化层上形成有连接所述漏极的过孔;透明导电层,位于所述钝化层上。在本专利技术的阵列基板中,所述栅绝缘层的厚度位于预设范围内。本专利技术的阵列基板及其制作方法,通过遮光线对数据线所在的金属层进行累积加厚处理,缩短了生产时间,同时也避免了阵列基板发生形变和翘曲的风险。【附图说明】图1为本专利技术的阵列基板的第一步制程工艺的结构示意图。图2为本专利技术的阵列基板的第二步制程工艺的结构示意图。图3为本专利技术的阵列基板的第三步制程工艺的结构示意图。图4为本专利技术的阵列基板的第四步制程工艺的结构示意图。图5为本专利技术的阵列基板的第五步制程工艺的结构示意图。图6为本专利技术的阵列基板的第六步制程工艺的结构示意图。图7为本专利技术的阵列基板的第七步制程工艺的结构示意图。图8为本专利技术的阵列基板的第八步制程工艺的结构示意图。图9为本专利技术的阵列基板的第九步制程工艺的结构示意图。图10为本专利技术的阵列基板的第十步制程工艺的结构示意图。【具体实施方式】以下各实施例的说明是参考附加的图式,用以例示本专利技术可用以实施的特定实施例。本专利技术所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本专利技术,而非用以限制本专利技术。在图中,结构相似的单元是以相同标号表示。请参照图1-10,图1为本专利技术的阵列基板的第一步制程工艺的结构示意图。本专利技术的阵列基板的制作方法包括以下步骤:S101、在衬底基板上形成第一金属层,对第一金属层进行图案化处理形成遮光线和栅极。如图1所示,通过物理气相沉积(PVD,PhysicalVaporDeposition)法在衬底基板11上沉积第一金属层12,之后对第一金属层12进行曝光、显影,再经过刻蚀后形成遮光线121、栅极122,同时还形成扫描线(图中未示出)。S102、在所述遮光线和所述栅极上形成栅绝缘层。如图2所示,在所述遮光线121、栅极122、扫描线以及未被遮光线121、栅极122以及扫描线覆盖的衬底基板11上形成栅绝缘层13。为了使得数据线的沉积厚度达到预设厚度,所述栅绝缘层13的厚度位于预设范围内,以便更好地降低阻容延迟。S103、在与所述栅极对应的栅绝缘层上形成有源层,所述有源层用于形成沟道。如图3所示,在栅极122对应的栅绝缘层13上先通过化学气相沉积工艺沉积一层有源层14,之后再对有源层14进行曝光、显影,然后经过干燥后形成沟道。S104、将所述遮光线对应的栅绝缘层去除,以使所述遮光线露出。该步骤具体可包括以下步骤:S201、在所述有源层以及未被所述有源层覆盖的栅绝缘层上形成光阻层,并使用掩膜板对光阻层进行曝光、显影,以使与所述遮光线对应的光阻层被去除。如图4所示,在所述有源层14以及未被所述有源层覆盖的栅绝缘层13上形成光阻层15,并使用掩膜板21对光阻层15进行曝光、显影,使所述遮光线121对应的栅绝缘层13上的光阻层15被去除。其中所述掩膜板21包括全透光区域211、部分透光区域212以及不透光区域213,所述全透光区域211的位置与所述遮光线121的位置对应。其中部分所述不透光区域213位于所述掩膜板21的两侧,其余部分的不透光区域213的位置与栅极122的位置对应。所述部分透光区域212的位置与所述栅极122两侧的位置对应,且位于所述全透光区域和所述不透光区域外。由于与遮光线121对应的光阻层受到较多的光照,因此在显影过程中,被全部去除。S202、将所述遮光线121对应的栅绝缘层刻蚀掉。之后,如图5所示,再通过干法刻蚀工艺将遮光线121对应的栅绝缘层去除,从而将遮光线121暴露在外。S105、在所述遮光线、未被有源层覆盖的栅绝缘层以及所述有源层上形成第二金属层。该步骤具体可包括以下步骤:S203、本文档来自技高网...
一种阵列基板及其制作方法

【技术保护点】
一种阵列基板的制作方法,其特征在于,包括:在衬底基板上形成第一金属层,对第一金属层进行图案化处理形成遮光线和栅极;在所述遮光线和所述栅极上形成栅绝缘层;在与所述栅极对应的栅绝缘层上形成有源层,所述有源层用于形成沟道;将所述遮光线对应的栅绝缘层去除,以使所述遮光线露出;在所述遮光线、未被有源层覆盖的栅绝缘层以及所述有源层上形成第二金属层;对所述第二金属层进行图案化处理形成数据线、源极以及漏极;在所述第二金属层、未被第二金属层覆盖的栅绝缘层上以及所述有源层上形成钝化层;所述钝化层上形成有连接所述漏极的过孔;在所述钝化层上形成透明电极层。

【技术特征摘要】
1.一种阵列基板的制作方法,其特征在于,包括:在衬底基板上形成第一金属层,对第一金属层进行图案化处理形成遮光线和栅极;在所述遮光线和所述栅极上形成栅绝缘层;在与所述栅极对应的栅绝缘层上形成有源层,所述有源层用于形成沟道;将所述遮光线对应的栅绝缘层去除,以使所述遮光线露出;在所述遮光线、未被有源层覆盖的栅绝缘层以及所述有源层上形成第二金属层;对所述第二金属层进行图案化处理形成数据线、源极以及漏极;在所述第二金属层、未被第二金属层覆盖的栅绝缘层上以及所述有源层上形成钝化层;所述钝化层上形成有连接所述漏极的过孔;在所述钝化层上形成透明电极层。2.根据权利要求1所述的阵列基板的制作方法,其特征在于,所述将所述遮光线对应的栅绝缘层去除,以使所述遮光线露出的步骤包括:在所述有源层以及未被所述有源层覆盖的栅绝缘层上形成光阻层,并使用掩膜板对光阻层进行曝光、显影,以使与所述遮光线对应的光阻层被去除,其中所述掩膜板包括全透光区域、部分透光区域以及不透光区域,所述全透光区域的位置与所述遮光线的位置对应;将所述遮光线对应的栅绝缘层刻蚀掉。3.根据权利要求2所述的阵列基板的制作方法,其特征在于,其中部分所述不透光区域位于所述掩膜板的两侧,其余部分的不透光区域的位置与所述栅极的位置对应,所述部分透光区域位于所述全透光区域和所述不透光区域外;所述在所述遮光线、未被所述有源层覆盖的栅绝缘层、所述有源层上形成第二金属层的步骤包括:将所述部分透光区域对应的光阻层去除;在所...

【专利技术属性】
技术研发人员:周志超
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1