细胞阵列文件存储系统及其文件存储设备与文件存储方法技术方案

技术编号:14995976 阅读:49 留言:0更新日期:2017-04-04 01:28
一种细胞阵列文件存储系统及其文件存储设备与文件存储方法,所述文件存储设备包括:内控CPU、细胞阵列、细胞阵列总线以及至少一个采用整块读写的非易失性存储器;细胞阵列是由一个以上兼具计算和存储功能的细胞组成的二维或三维阵列,其中每一个细胞包括微处理器和非易失随机存储器,还包括存储控制器,用于对与本细胞相连的采用整块读写的非易失性存储器进行数据存储访问控制;每一个细胞储存各自在细胞阵列中的位置作为ID以供细胞中的软件或硬件读取;内控CPU通过细胞阵列总线与细胞阵列中的每一个细胞进行通信;细胞阵列中的相邻细胞之间有通信接口,能相互发送数据。本发明专利技术能大幅降低文件存储系统功耗和提高文件处理速度,还能节省内存空间。

【技术实现步骤摘要】

本专利技术涉及计算机及计算机应用
,特别涉及一种细胞阵列文件存储系统及其文件存储设备与文件存储方法
技术介绍
通常来说,一台计算机主要包括三个核心部分:中央处理器(CPU,CentralProcessingUnit)、内存和存储。经过一些世界顶级公司的不懈努力,CPU已经演变成极度复杂的半导体芯片。顶级的CPU内核内部的MOS管数目可以超过一亿个。目前的产业趋势是受制于功耗,CPU的运行频率已经很难再提高。已经极度复杂的现代CPU,运行效率同样很难再提高。新的CPU产品,越来越多地朝多核方向演进。在内存方面,目前居于统治地位的是动态随机存取存储器(DRAM,DynamicRandomAccessMemory)技术。DRAM可以快速随机读写,但却不能在断电的情况下保持内容。实际上,即使在通电的情况下,它也会由于内部用于储存信息的电容器的漏电而丢失信息,必须周期性地自刷新。在存储方面,NAND闪存技术正在逐步取代传统硬盘。闪存所依赖的浮置栅极(floatinggate)技术,虽然能够在断电的情况下保持内容,但写入(将‘1’改写为‘0’)的速度很慢,擦除(将‘0’改写为‘1’)的速度更慢,无法像DRAM那样用于对计算的直接支持。它被制作成块设备(blockdevice),必须整块一起擦除,一个块(block)包含很多页(page),擦除后每页可以进行写入操作。NAND的另外一个问题是具有有限的寿命。r>DRAM和NAND闪存,以及CPU的逻辑电路,虽然都是基于CMOS半导体工艺生产的,但这三者的工艺彼此并不兼容。于是,计算机的三个核心部分无法在一个芯片上共存,这深刻地影响了现代计算机的架构。现有技术中的计算机架构如图1所示,图1中示出多个CPU内核,分别为CPU1、CPU2、CPU3、……、CPUn,每个CPU内核一般具有相应的一级缓存(L1Cache),根据需要还可以进一步为每个CPU内核配备相应的二级缓存(L2Cache)、三级缓存(L3Cache)。DRAM与各个CPU内核之间通过双倍速率(DDR,DoubleDataRate)接口进行通信,硬盘(HD,HardDisk)或固态硬盘(SSD,SolidStateDrives)与各个CPU内核之间则通过外围设备接口进行通信。一方面,CPU在向多核的方向发展,但内存和存储都在另外的芯片里。多核CPU吞吐信息量成比例增加,与内存、存储的通信就越来越成为系统性能的瓶颈,所以无论计算系统的CPU多么强大,文件存储系统中处理文件的速度受制于存储设备的接口速度,这使得文件存储系统的文件处理速度大大降低。为了缓解通信瓶颈,CPU不得不采用越来越大的多级缓存。缓存是把内存中的内容复制,通常是用成本比DRAM高得多但速度更快的静态随机存取存储器(SRAM,StaticRandomAccessMemory)设计的。这样的架构,费效比非常的差。半导体芯片的成本由其硅片的面积决定,而传统计算机架构带来的性能提升与其硅片面积的增加远远不成比例。另一方面,互联网促进了大数据的应用,大型数据中心的耗电成为运营成本的一个重要部分。高速数据的传输距离越长,其功耗就越高,大量数据从存储设备被转移到内存中由CPU处理,消耗了很多能量,而绝大部分的数据处理都是查询、搜索一类的简单处理,并不需要高端的CPU。因此,现有技术中的计算机架构因CPU与内存、存储之间存在的通信瓶颈,严重降低了文件存储系统的文件处理速度以及增大了文件存储系统的功耗。
技术实现思路
本专利技术要解决的问题是现有技术中的计算机架构因CPU与内存、存储之间存在的通信瓶颈而严重降低了文件存储系统的文件处理速度以及增大了文件存储系统的功耗。为解决上述问题,本专利技术技术方案提供一种细胞阵列文件存储设备,包括:内控CPU、细胞阵列、细胞阵列总线以及至少一个第一存储器;所述第一存储器为采用整块读写的非易失性存储器;所述细胞阵列是由一个以上兼具计算和存储功能的细胞组成的二维阵列或三维阵列,其中每一个细胞包括微处理器(MPU,MicroProcessingUnit)和第二存储器,所述第二存储器为非易失(NV,NotVolatile)随机存储器,用于所述微处理器计算时所涉及数据的随机存取,还用于存储软件的指令代码和需要永久保存的数据;每一个细胞中还包括与所述微处理器相连的存储控制器,用于对与本细胞相连的所述第一存储器进行数据存储访问控制;每一个细胞储存各自在所述细胞阵列中的位置作为身份识别号(ID,identification)以供细胞中的软件或硬件读取;所述内控CPU通过所述细胞阵列总线与所述细胞阵列中的每一个细胞进行通信;所述细胞阵列中的相邻细胞之间有通信接口,能相互发送数据。可选的,所述内控CPU通过所述细胞阵列总线与所述细胞阵列中的每一个细胞进行的通信包括以下情况中的至少一种:按地址读写所述细胞阵列中任一细胞的第二存储器;将数据广播到所述细胞阵列中目标区域内每一个细胞的第二存储器,并写入所述目标区域内每一个细胞的第二存储器中相同的相对地址;给所述细胞阵列中任一细胞的微处理器发送指令、发送数据或读取状态;给所述目标区域内所有细胞的微处理器广播指令。可选的,所述细胞阵列中的细胞还包括总线控制器和细胞内部总线,所述总线控制器与所述细胞阵列总线、微处理器以及细胞内部总线相连,所述总线控制器用于识别所述内控CPU与本细胞之间进行的通信,连接所述微处理器以传递所述内控CPU发送的指令或数据、状态读取,或者通过所述细胞内部总线连接所述第二存储器进行数据的读写操作。可选的,所述存储控制器通过连接访问通道与相应的第一存储器相连,每一个第一存储器支持一个或一个以上访问通道。可选的,所述细胞阵列文件存储设备还包括与所述内控CPU相连的至少一个第三存储器,用于所述内控CPU计算时所涉及数据的随机存取。可选的,所述第二存储器为磁性随机存储器(MRAM,MagneticRandomAccessMemory),所述第一存储器为NAND。可选的,所述细胞阵列、所述细胞阵列总线以及由所述细胞阵列内各个能相互通信的相邻细胞所形成的通信网络集成于一个数据处理芯片中。可选的,所述内控CPU与所述数据处理芯片集成于一个主控芯片中。可选的,所述内控CPU作为独立的芯片,通过标准的内存接口与所述数据处理芯片进行通信。为解决上述问题,本专利技术技术方案还提供一种细胞阵列文件存储系统,包括:外部访问设备、外部接口以及上述细胞阵列文件存储设本文档来自技高网...

【技术保护点】
一种细胞阵列文件存储设备,其特征在于,包括:内控CPU、细胞阵列、细胞阵列总线以及至少一个第一存储器;所述第一存储器为采用整块读写的非易失性存储器;所述细胞阵列是由一个以上兼具计算和存储功能的细胞组成的二维阵列或三维阵列,其中每一个细胞包括微处理器和第二存储器;所述第二存储器为非易失随机存储器,用于所述微处理器计算时所涉及数据的随机存取,还用于存储软件的指令代码和需要永久保存的数据;每一个细胞中还包括与所述微处理器相连的存储控制器,用于对与本细胞相连的所述第一存储器进行数据存储访问控制;每一个细胞储存各自在所述细胞阵列中的位置作为ID以供细胞中的软件或硬件读取;所述内控CPU通过所述细胞阵列总线与所述细胞阵列中的每一个细胞进行通信;所述细胞阵列中的相邻细胞之间有通信接口,能相互发送数据。

【技术特征摘要】
1.一种细胞阵列文件存储设备,其特征在于,包括:内控CPU、细胞阵列、细胞
阵列总线以及至少一个第一存储器;所述第一存储器为采用整块读写的非易失性存
储器;
所述细胞阵列是由一个以上兼具计算和存储功能的细胞组成的二维阵列或三
维阵列,其中每一个细胞包括微处理器和第二存储器;所述第二存储器为非易失随
机存储器,用于所述微处理器计算时所涉及数据的随机存取,还用于存储软件的指
令代码和需要永久保存的数据;每一个细胞中还包括与所述微处理器相连的存储
控制器,用于对与本细胞相连的所述第一存储器进行数据存储访问控制;
每一个细胞储存各自在所述细胞阵列中的位置作为ID以供细胞中的软件或硬
件读取;
所述内控CPU通过所述细胞阵列总线与所述细胞阵列中的每一个细胞进行通
信;
所述细胞阵列中的相邻细胞之间有通信接口,能相互发送数据。
2.根据权利要求1所述的细胞阵列文件存储设备,其特征在于,所述内控CPU通
过所述细胞阵列总线与所述细胞阵列中的每一个细胞进行的通信包括以下情况中
的至少一种:
按地址读写所述细胞阵列中任一细胞的第二存储器;
将数据广播到所述细胞阵列中目标区域内每一个细胞的第二存储器,并写入所
述目标区域内每一个细胞的第二存储器中相同的相对地址;
给所述细胞阵列中任一细胞的微处理器发送指令、发送数据或读取状态;
给所述目标区域内所有细胞的微处理器广播指令。
3.根据权利要求1所述的细胞阵列文件存储设备,其特征在于,所述细胞阵列中
的细胞还包括总线控制器和细胞内部总线,所述总线控制器与所述细胞阵列总线、
微处理器以及细胞内部总线相连,所述总线控制器用于识别所述内控CPU与本细胞
之间进行的通信,连接所述微处理器以传递所述内控CPU发送的指令或数据、状态
读取,或者通过所述细胞内部总线连接所述第二存储器进行数据的读写操作。
4.根据权利要求1所述的细胞阵列文件存储设备,其特征在于,所述存储控制器
通过连接访问通道与相应的第一存储器相连,每一个第一存储器支持一个或一个以
上访问通道。
5.根据权利要求1所述的细胞阵列文件存储设备,其特征在于,还包括与所述内
控CPU相连的至少一个第三存储器,用于所述内控CPU计算时所涉及数据的随机
存取。
6.根据权利要求1所述的细胞阵列文件存储设备,其特征在于...

【专利技术属性】
技术研发人员:戴瑾
申请(专利权)人:上海磁宇信息科技有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1