磁性随机存储器架构制造技术

技术编号:30337389 阅读:20 留言:0更新日期:2021-10-12 22:56
本申请提供一种磁性随机存储器架构,所述磁性随机存储器架构的每一存储单元设置于字线与位线相交部位,包括拆分为多个存取晶体管、磁性隧道结与源极线共享结构。本申请通过n个存取晶体管的源极和漏极共享有源区的设计条件中,保证管子两端的均为源极连接,确保不同基本单元的存取晶体管可以共享源极连接,缩小了边缘线的范围,实现了存储阵列的面积压缩。缩。缩。

【技术实现步骤摘要】
磁性随机存储器架构


[0001]本专利技术涉及存储器
,特别是关于磁性随机存储器架构。

技术介绍

[0002]磁性随机存储器(MRAM)作为一种非易失性存储器应用于电子设备的集成电路中,并提供数据存储功能,其中数据通过编程作为MRAM位单元的一部分的的磁性隧道结(Magnetic tunnel junction;MTJ)来存储。MRAM的优点在于,即使在断电状态下,MTJ的位单元仍可以正常保持所存储的信息,这是因为数据作为磁性组件存储在MTJ中。MTJ是由两层铁磁性材料夹着一层非常薄的非铁磁绝缘材料组成的,下面的一层铁磁材料是具有固定磁化方向的参考层,上面的铁磁材料是可变磁化方向的记忆层,它的磁化方向可以和固定磁化层相平行或反平行。读取MRAM的过程就是对MTJ的电阻进行测量。使用比较新的STT-MRAM技术,写MRAM也比较简单:使用比读更强的电流穿过MTJ进行写操作。一个自下而上的电流把可变磁化层设置成与固定层平行的方向,自上而下的电路把它置成反平行的方向。最基本的MRAM存储单元,由一个MTJ和一个MOS管组成。MOS管的gate连接到芯片的Word Line负责接通或切断这个单元,MTJ和MOS管串接在芯片的Bit Line上。读写操作在Bit Line上进行。
[0003]随着半导体工艺发展进入深纳米节点,存取晶体管在不断缩小尺寸的过程中,存取晶体管的导通电流也在随着减少,在对MTJ进行写操作时,需要足够的写电流才能完成对MTJ的磁场方向翻转。在不改变存取晶体管各极电压和MTJ尺寸的情况下,增加存取晶体管尺寸大小是唯一可以改变写电流能力的。单纯的增大每个存取晶体管的尺寸,会导致整个存储阵列的面积同比增大。
[0004]美国专利U.S.Pat.10121959B1揭露一种在在绝缘体上形成多个全耗尽硅自旋转移力矩磁阻随机存取存储器(STT-MRAM),且利用虚假字线区块以分隔STT-MRAM的技术。在有效字线区块两侧形成虚假字线区块,并通过横向分离方式布设位线,及通过横跨连接方式设置存储单元的共享源极。然而,一味的增加存取晶体管尺寸或是通过虚假字线作分隔,会造成每两个存取晶体管间留有空隙,导致存取晶体管的密度不高,MRAM阵列的面积较大。而且,存取晶体管上的MTJ之间在x,y方向上的间距不一致,导致制造的MTJ一致性降低。

技术实现思路

[0005]为了解决上述技术问题,本申请的目的在于,提供一种磁性随机存储器架构,其每一存储单元的单个存取晶体管拆分为n个存取晶体管,并将其源极和漏极共享有源区,保证管子两端的均为源极连接,确保不同基本单元的存取晶体管可以共享源极连接,缩小了边缘线的范围,实现存储阵列的面积压缩。
[0006]本申请的目的及解决其技术问题是采用以下技术方案来实现的。
[0007]依据本申请提出的一种磁性随机存储器架构,包括具有多个存储单元的存储阵
列,在每一个存储单元的结构中,位线与字线是以互相垂直的方式排列的,每一存储单元具有多指结构的存取晶体管与磁性隧道结。其中,所述存取晶体管是由两根多晶硅栅或金属栅,源极有源区,漏极有源区,半导体衬底构成;所述漏极有源区,位于两根多晶硅栅或金属栅中间,并通过接触点,金属平台,过孔而连接到上层的磁性隧道结;所述源极有源区,位于两根多晶硅栅或金属栅的两侧,并与相邻的存储单元中存取晶体管的源极共享,并通过源极金属连线连接。
[0008]本申请解决其技术问题还可采用以下技术措施进一步实现。
[0009]在本申请的一实施例中,在每一列存储单元中,通过共享各存储单元中存取晶体管外侧的源极有源区及源极连接线,将所有的存储单元中存取晶体管的源极连接起来。
[0010]在本申请的一实施例中,所述两根多晶硅栅或金属栅、漏极有源区与源极有源区形成存取晶体管结构,所述源极有源区形成于所述存取晶体管的两侧。
[0011]在本申请的一实施例中,通过所述源极线连接同行存储单元的所述源极金属连接点,形成同行存储单元的共享源极连接结构。
[0012]在本申请的一实施例中,每个存储单元形成有n个存取晶体管结构,其中,n为偶数,n≥2。优选的,每个存储单元被选择性的形成有2、4、6或8个存取晶体管结构。
[0013]在本申请的一实施例中,在两相邻行的存储单元中,各所述金属平台的横向间隔与纵向间隔的距离为相等或相近。
[0014]本申请通过将单个存取晶体管拆分为n个存取晶体管、及共享有源区与源极设计,在存取晶体管尺寸不变的情况下,可以减少超过四分之一的存储阵列面积;其次,在存取晶体管尺寸增加一倍的时候,存储阵列的面积仅增加原来的三分之一;再者,在保证面积不变的情况下,本专利技术相对于传统布局结构,写电流增加的近30%以上;以及,在MTJ的分布方面,可以使MTJ间距在x,y两个方向保持更高的一致性;此外,本申请利用多指存取晶体管,调整晶体管栅极和漏极的连接关系,从而提高了MRAM的阵列密度,减少了MRAM阵列的面积,能较为有效的降低芯片成本并且提高MTJ一致性。
附图说明
[0015]图1为范例性的磁随机存储器存储单元结构的概要示意图;
[0016]图2为范例性的磁随机存储器存储单元中磁性隧道结结构的概要示意图;
[0017]图3为范例性的3个磁随机存储器存储单元结构的概要示意图;
[0018]图4为范例性的磁随机存储器芯片架构图;
[0019]图5A与图5B为本申请实施例的磁性随机存储器架构的存储单元示意图;
[0020]图6A与图6B为本申请实施例的存储阵列比对示意图;
[0021]图7为本申请实施例的存储阵列的存储单元行间距比对示意图。
具体实施方式
[0022]以下各实施例的说明是参考附加的图式,用以例示本专利技术可用以实施的特定实施例。本专利技术所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本专利技术,而非用以限制本专利技术。
[0023]附图和说明被认为在本质上是示出性的,而不是限制性的。在图中,结构相似的单元是以相同标号表示。另外,为了理解和便于描述,附图中示出的每个组件的尺寸和厚度是任意示出的,但是本专利技术不限于此。
[0024]在附图中,为了清晰、理解和便于描述,夸大设备、系统、组件、电路的配置范围。将理解的是,当组件被称作“在”另一组件“上”时,所述组件可以直接在所述另一组件上,或者也可以存在中间组件。
[0025]另外,在说明书中,除非明确地描述为相反的,否则词语“包括”将被理解为意指包括所述组件,但是不排除任何其它组件。此外,在说明书中,“在......上”意指位于目标组件上方或者下方,而不意指必须位于基于重力方向的顶部上。
[0026]为更进一步阐述本专利技术为达成预定专利技术目的所采取的技术手段及功效,以下结合附图及具体实施例,对依据本专利技术提出的一种磁性随机存储器架构,其具体实施方式、结构、特征及其功本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种磁性随机存储器架构,包括具有多个存储单元的存储阵列,每一储存单元设置于位线与字线相交的部位,每一存储单元具有多指结构的存取晶体管与磁性隧道结,其特征在于,所述存取晶体管是由两根多晶硅栅或金属栅,源极有源区,漏极有源区,半导体衬底构成;所述漏极有源区,位于两根多晶硅栅或金属栅中间,并通过接触点,金属平台,过孔而连接到上层的磁性隧道结;所述源极有源区,位于两根多晶硅栅或金属栅的两侧,并与相邻的存储单元中存取晶体管的源极共享,并通过源极金属连线连接。2.如权利要求1所述磁性随机存储器架构,其特征在于,在每一列存储单元中,通过共享各存储单元中存取晶体管外...

【专利技术属性】
技术研发人员:吕玉鑫戴瑾
申请(专利权)人:上海磁宇信息科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1